请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TM4C1292NCZAD 大家好、
我不熟悉这个论坛,几个月前开始就 FW 开展工作。 所以,如果我不是专家,请提前原谅我。
我正在 测试 TM4C129运行中的 FW。
在此项目中、电源的处理方式如下:
VDD 通过24V 直流电源供电至3.3V 直流;如果24V 直流电压下降、电池可保证3.3V 电压
VDDA 通过24V 直流电源供电至3.3V 直流;它不由电池供电。
如果24V 电压下降、VDD 在 VDDA 下降时会由于电池而保持稳定至3.3V。
我期望的是数字电路正常工作、包括 GPIO 输出引脚。
我弄错了吗?
这个问题来自这样一个事实、即我需要一个使能输出引脚(通用 GPIO 引脚 PF0设置为输出引脚)在24V 下降时保持高电平(3.3V)。