This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS570LC4357:EMIF 访问会增加 HET2N 中断的延迟?

Guru**** 2487425 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/737882/tms570lc4357-emif-access-increasing-latency-for-het2n-interrupts

器件型号:TMS570LC4357

您好!
EMIF µs µs 会将中断延迟从预期的不到10 μ s 增加到超过100 μ s、这是一个已知问题吗?
(最 µs 的情况:3个不同的中断待处理-每个中断的预期执行时间少于3 μ s)
是否有任何文档/信息/计算架构可用于中断延迟与 EMIF 设置的关系?
(最坏情况下的阻断时间是多少?)

HET2N 中断是否有可能中断一个环路中的连续 EMIF 访问?

提前感谢您的任何帮助

OLAF

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Olaf、

    EMIF 访问所花费的时间比存储器映射中其它存储器的访问所花费的时间长。 一个挂起的中断在单次读取完成后立即引起一个异常。 对于一组背靠背读操作、甚至是突发读操作、CPU 不会等待所有读操作完成、然后才会发生异常。

    请注意、Cortex-R4/5 CPU 本身不支持中断嵌套、因此新的中断请求不能停止当前 ISR 的执行。 您能否确保不从 ISR 内部访问外部存储器? 这可能会导致外部存储器访问延迟其他中断服务例程的执行。

    此致、
    Sunil