请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TM4C1294NCZAD 我们在 HB16 FIFO 模式下使用 EPI 从 FPGA 中实现的 FIFO 读取/写入数据。
我们在乒乓缓冲模式下将读取连接到 DMA。 一旦一个读取完成、我们就使用函数 EPINonBlockingReadStart 使用另一个缓冲区开始另一个读取。
这一切都很好、除了它阻止我们在读取过程中写入。 这意味着、即使读取 FIFO 为空、并且没有读取活动、外设仍然拒绝发送数据(内部4深 TX FIFO 已满)。
在进行读取并被 FIFOEMpty 行阻止时、外设是否不支持写入?