我正在使用 TM4C1290NCPDT 上的 EPI 总线。 我在总线上有两个外设。 一个是异步接口、即 TL16C752。 另一个是 FPGA。 FPGA 具有传统代码、是一个 同步 接口。
我是否可以在 异步模式(主机16模式)下使用 EPI 总线、并且仍然输出时钟并使用 FPGA 接口的时钟? 当 EPI 总线处于异步 模式时,是否有关于时钟时序与总线其余部分的任何信息?
或者、我可以 在不停止时钟的情况下动态重新配置 EPI 总线吗?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我正在使用 TM4C1290NCPDT 上的 EPI 总线。 我在总线上有两个外设。 一个是异步接口、即 TL16C752。 另一个是 FPGA。 FPGA 具有传统代码、是一个 同步 接口。
我是否可以在 异步模式(主机16模式)下使用 EPI 总线、并且仍然输出时钟并使用 FPGA 接口的时钟? 当 EPI 总线处于异步 模式时,是否有关于时钟时序与总线其余部分的任何信息?
或者、我可以 在不停止时钟的情况下动态重新配置 EPI 总线吗?
您好!
主机总线模式旨在连接异步器件。 异步 器件不需要时钟。 尽管发出以供观察、但输出时钟与其余信号之间不存在可保证关系的关系。
如果通用模式适用于您的自定义 FPGA、则可能需要选中该模式。

■任何速度的通用自定义接口。
该配置允许选择输出时钟(自由运行或选通)、帧信号(带有
帧大小)、就绪输入(以拓展事务)、地址(大小各不相同)和数据(大小各不相同)
尺寸)。 此外、还可以分别设置数据阶段和地址阶段。