This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] AM2434:DDR 参数(con't)

Guru**** 2022830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/1458358/am2434-ddr-parameters-con-t

器件型号:AM2434

工具与软件:

您好!

这是针对原始主题提出的其他问题。
根据上一篇文章(如下)中提供的答案、客户检查了 JEDEC (JESD79-4)。

>所有这些值都应取自 JEDEC 规范、因为 SoC 接口将与这些规范兼容。   

但是、 DDR 控制器侧没有以下参数值。  
tPASS:CLK 输出到 DQS 输出之间的时间
TIS、TIH:CLK 输出与 ADR/CMD 输出之间的时间
TDS、TDH:DQS 输出至 DQ/DM 输出之间的时间

如何验证 AM243x 以满足 JEDEC 规范?
如果进行了仿真、则为每个时序使用了哪些延迟值?

谢谢。此致、
田代浩一郎  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Koichiro、这些值在训练期间进行优化。  例如、写入均衡将尝试将 DQS 的上升沿与 CK 的上升沿对齐。  因此、JEDEC 规范满足 tDSS/tDSH 设置/保持时间 DQS 下降至 CK 上升的要求。  因此、我们不会为您提供任何与这些规格相关的值。  执行验证、包括整个 PVT 的电气合规性和功能验证。  AM64x/AM243通过了所有测试

    此致、

    James