This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TAS6754Q1EVM:发生时钟错误事件的条件

Guru**** 2360300 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1491302/tas6754q1evm-conditions-under-which-clock-error-event-occur

器件型号:TAS6754Q1EVM

工具与软件:

尝试运行 TAS6754EVM 时、出现时钟错误。

您能告诉我时钟错误发生的条件吗?

我想这是 TDM 波形质量短缺导致的。

但是、我无法通过查看数据表来找到时钟错误的详细情况。

[配置]

TDM8输入到 TAS6754EVM。

12.288MHz、 LRCLK=48kHz

[I2C 寄存器]

・0x72= 11、0x73= 11

→CH1~4负载诊断

 ・0x8a= 1

已存储 μ→时钟错误事件

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Shota

     在 EVM 上、没有器件可以生成 TDM 时钟。 如果没有外部时钟源、只能使用 I2S 时钟设置进行测试。

     要测试 TDM、您需要通过跳线 J11/J14/J15从外部提供 SCLK/FSYNC/SDIN。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的答复。

    我知道 EVM 没有 TDM 生成器件。

    目前、我正在从外部源向 EVM 输入 TDM 信号。

    (SCLK=LRCLK=48kHz 12.288MHz)


    之前:上述配置正常输出 SPK。

    电流:当我更改 TDM 电缆时、发生时钟错误。

    为了解决时钟错误、我想知道时钟错误发生的条件。

    我无法在数据表中找到详细条件。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Shota

    要解决时钟错误、我想知道发生时钟错误的条件。

    可能的条件是:

    当 SCLK 或 LRCLK 缺失或频率不正确时。

    2.当 SlCK/LRCLK 比率不正确时。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    很抱歉耽误您的回复。

    如果可能、您能告诉我实际值吗?

    当 SCLK 或 LRCLK 缺失或频率不正确时。
    ->示例  频率 偏移 +/- 5%。

    2.当 SlCK/LRCLK 比率不正确时。
    ->示例  SLCK/LRCLK 比率 偏移 +/- 5。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Shota  

    ->ex。  频率 偏移 +/- 5%。

    可接受±10%的过孔。

    ->ex。  SLCK/LRCLK 比率 偏移 +/- 5。[/报价]

    比率必须精确、即使 ±1的变化也可能会造成问题。