This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320ADC5140:TDM4模式

Guru**** 2350610 points
Other Parts Discussed in Thread: TLV320ADC5140
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1506164/tlv320adc5140-tdm4-mode

器件型号:TLV320ADC5140

工具/软件:

大家好!

我的理解是否正确、TLV320ADC5140不支持 TDM4模式?

数据表通道8.3.1.2.1中的图都显示了时隙0至时隙7、但允许48kHz FSYNC 和6.144 MHz BCLK 的组合(只适用于16位、那么?)

此致。

Rainer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Rainer、

    公式 BCK=通道数 x 通道  深度 x  FS  

     决定了这些参数之间的关系。 对于4通道和48kHz、  如果 BCK 为6.144M、数据深度应为32位。

    此致、

    Arash

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在这种情况下、ADC 会在四个时隙中输出4个32位样本的通道?

    此致、

    Rainer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     使用上述 CLKS、您应该可以获得4个32位 深度通道。

    此致、

    Arash