This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TAS6424R-Q1:串行音频端口上升和下降时间

Guru**** 2350120 points
Other Parts Discussed in Thread: TAS6424-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1504715/tas6424r-q1-serial-audio-port-rise-and-fall-time

器件型号:TAS6424R-Q1
《Thread 中讨论的其他器件:TAS6424-Q1

工具/软件:

我们使用 TMD8格式  FS=48K,BCLK=MCLK=48K*32bit*Tdm8=12.288M、所有 串行音频端口时间匹配规格时间包括 TSF TFS TDH TDS Tscl Tsch、 上升和下降时间除外(结果=13ns)

音频性能也不错。 那么 上升和下降时间(Result=13ns)是否正常?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好:

    TDM8时钟和数据的上升和下降时间需要相同、并且在13ns 时应该是正常的。  

    此致、
    Gregg Scott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    请确认以下三个条件 。

    tr/tf:BCLK-data=2~5ns、 是否正常?

    所有其它规格均正常 。

    位置 符号 规格要求 指南
    MCLK VH - 3.282V
    位置 符号 规格要求 指南 判断 VL - 0.0082V
    6424 fMCLK 25MHz 12.27MHz 好的 TR <5ns (典型值 7ns
    tSCY >40ns 81.5ns 好的 tf <5ns (典型值 6.5ns
    tSCL >16ns 41ns 好的 BCLK VH - 3.293V
    TSCH >16ns 40.5ns 好的 VL - 0.0346V
    TDS >8ns 40.114ns 好的 TR <5ns (典型值 6.75ns
    TDH >8ns 40.795ns 好的 tf <5ns (典型值 6.75ns
    TSF >8ns 35ns 好的 数据 VH - 3.286V
    TFS >8ns 46.5ns 好的 VL - 0.0194V
    TR <5ns (典型值 5.114ns
    tf <5ns (典型值 5ns
    FS VH - 3.313V
    VL - 0.0152V

    位置 符号 规格要求 指南
    MCLK VH - 3.17V
    位置 符号 规格要求 指南 判断 VL - 0.0828V
    6424 fMCLK 25MHz 12.308MHz 好的 TR <5ns (典型值 10.5ns
    tSCY >40ns 81.25ns 好的 tf <5ns (典型值 10ns
    tSCL >16ns 41ns 好的 BCLK VH - 3.162V
    TSCH >16ns 40.25ns 好的 VL - 0.0828V
    TDS >8ns 41ns 好的 TR <5ns (典型值 10.5ns
    TDH >8ns 40ns 好的 tf <5ns (典型值 10.25ns
    TSF >8ns 31.786ns 好的 数据 VH - 3.305V
    TFS >8ns 49.107ns 好的 VL - 0.0234V
    TR <5ns (典型值 7.273ns
    tf <5ns (典型值 7.5ns
    FS VH - 3.277V
    VL - 0.0082V

    SPEC值 μ s TAS6424-Q1
    规格要求 結果 μ s 判定 μ s
    fMCLK 25MHz 12.195MHz 好的
    tSCY >40ns 82ns 好的
    tSCL >16ns 33.2ns 好的
    TSCH >16ns 28.6ns 好的
    TDS >8ns 44.7ns 好的
    TDH >8ns 34.8ns 好的
    TSF >8ns 35.26ns 好的
    tr-SCLK 参数
    < 5ns
    10ns
    tf-SCLK 参数
    < 5ns
    8.4ns
    tr 数据 参数
    < 5ns
    5.8ns
    tf 数据 参数
    < 5ns
    5.8ns
    tr-FS 参数
    < 5ns
    4.4ns 好的
    tf-FS 参数
    < 5ns
    4.6ns 好的

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    tr/tf:BCLK-data=2~5ns、 是否正常?

    是的、这没关系。

    此致、
    Gregg Scott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 U 回复 BCLK/MCLK (10ns)&DATA (5.8ns)可以

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您在 BLCK 和 MCLK 上的上升/下降时间是我们规格的两倍。  你应该可以,但你需要测试它。

    此致、
    Gregg Scott

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们已经测试了所有正常的项目包括(1)音频性能包括温漂(2)操作包括温度(3)砰砰/噪音包括温度

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    看起来很不错。