This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320ADC5120:ADC 采样性能

Guru**** 2403275 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1542507/tlv320adc5120-adc-sampling-performance

部件号:TLV320ADC5120


工具/软件:

数据表在第 3 节“说明:“..."中“中指出 允许高达 768kHz 的采样速率、并允许高达 192kHz 的采样速率。“  没有上采样的 Σ — Δ AGC 缓冲器的采样率是多少?  是 768kHz 还是 192kHz 还是其他频率?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Allan、

    该器件支持的最大采样速率为 768kHz。 以下应用手册介绍了可用于不同采样速率的内部处理块。

    https://www.ti.com/lit/pdf/sbaa494

    根据采样率、调制器时钟为 6.144MHz / 5.6448MHz、如数据表中所述。

    谢谢。此致、

    Lakshmi Narasimhan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    否、此回复不能解决我们的请求。  我们阅读了 sbaa494a、特别是第 8.3.6.3 节。  但是、我们不能确定 ADC 的固有/基本/基波采样率。  ADC 块 768kHz 的最大采样速率是否在不进行上采样的情况下实现?

    实现小于 1/2 位的 LSB 抖动所需的外部时钟的稳定性是多少?  

    此致… Allan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    嗨、Allan、

    您能否阐明一下“在不进行上采样的情况下、ADC 块 768kHz 的最大采样速率是如何实现的“?

    基本上、数据表所说的是 Δ — Σ 调制器时钟以 6.144MHz(在 48kHz 采样速率的倍数情况下)运行、然后对其进行抽取(下采样)以以获得 768kHz 采样速率的输出数据。

    谢谢。此致、

    Lakshmi Narasimhan