This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1794A:数字滤波器旁路模式下的PCM1794A WDCK信号

Guru**** 2378650 points
Other Parts Discussed in Thread: PCM1794A
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/570191/pcm1794a-pcm1794a-wdck-signal-in-digital-filter-bypass-mode

部件号:PCM1794A

您好,

根据pcm1794a数据表,数字滤波器旁路模式中的信号WDCK应为4倍或8倍所需FS。 根据我的理解,要实现这一目标,需要执行4倍或8倍的零指令保持。 这是否正确?
谢谢!
Nuno

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Nuno,

    欢迎来到E2E,感谢您对我们的产品感兴趣!

    WDCK应有效地具有外部滤波器输入采样率的4倍或8倍的频率。 此时钟应由外部过滤器生成,并应符合数据表8.1 第3节中指示的规格。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的乐于助人的回复! (FS被称为外部过滤器输入的信息正在说明。)

    此致,

    Nuno