This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1864:时钟交互和要求

Guru**** 2378650 points
Other Parts Discussed in Thread: PCM1864
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/568089/pcm1864-clocking-interactions-and-requirements

部件号:PCM1864

我计划进行非音频采样,并阅读了PCM1864中有关计时交互的所有信息(包括本论坛),但对某些交互仍不清楚。 我正在计划使用主模式4通道TDM,输入SCK为38.4MHz,所需的采样率为50kHz或75kHz (两者都很好)。 根据数据表,bck可以是6.667 MHz最大值,但我不确定DSP1,DSP2或ADC的最大-最小或最小时钟设置。 我知道LRCLK_div应该为256,因为我处于TDM模式。 我认为我不需要PLL (输入SCK的质量非常高)。  

问题1:由于主模式下bck的最大频率为6.4MHz,这是否意味着我的最大采样率为~26KHz (6.667MHz/256)?

问题2:DSP1和DSP2时钟是否应始终相等?

问题3:ADC时钟是否应始终比DSP时钟慢? 有什么因素? 从同一来源划分?  

问题4:ADC和DSP时钟的最大频率是多少?  

问题5:对时钟设置有什么建议?

谢谢!

Tim Burnett

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    在对寄存器值进行了大量实验后,我有幸使用了以下方法(请仔细检查这些方法是否安全)。 输入SCK是高质量的38.4MHz。

    addr=val (所有在第0页上)
    x0b=x4b
    x0c=x01
    x20=x10
    x21=x0
    x22=x0
    X23=x5
    x25=x0
    X26=x2
    x27=xff

    这将提供50kHz数据(4通道TDM),这是我所需的数据速率,但bck为12.8MHz (数据表图47中最小bck周期值的~一半)。 但是,对于测试的单个设备,bck上的输出波形看起来很好。 由于我不确定是什么推动了数据表最小Bck周期规范,我想知道这是否会在以后给我带来麻烦? 请告诉我,在我的特定使用案例中,12.8MHz bck是否正常? 我还尝试了19.2MHz bck (将addr x26设置为1),该波形看起来也很好。

    此致,
    蒂姆
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Tim,

    欢迎来到E2E,感谢您对我们的产品感兴趣!

    我将查看您的问题,并尽快回复您。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您的回复已经过去了几天。 是否有人在调查此事?  

    谢谢,Tim