This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320DAC3100:I2C快速模式?

Guru**** 2378650 points
Other Parts Discussed in Thread: TLV320DAC3100
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/565974/tlv320dac3100-i2c-fast-mode

部件号:TLV320DAC3100

大家好,

为了阐明DAC3100的I2C快速模式,您能否分享在标准模式与快速模式下运行时,最大上拉电阻与总线电容是多少?

此外,这是否自动处理(例如,如果总线上的I2C主控以120kHz运行SCL? 设备如何知道何时运行快速模式(这将是一个不同的问题,因为总线上的主控制器随后会违反SCL/SDA上升和下降时间)。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,David,

    我建议您查看以下文档。 它包含有关I2C参数的信息。 此外,它还包含最大上拉电阻与总线电容图:

    www.ti.com/.../slva689.pdf

    该设备自动识别I2C线路是在标准模式还是快速模式下使用。

    此致,
    Luis Fernando Rodríguez ñ o S.
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Luis,

    明白了,谢谢! 因此,基本上我们仅出于传统原因而对两者进行规格说明。 上升/下降时间的下限是否有特殊原因(过快会转换为过强的上拉电阻以满足快速模式规范?)
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,David,

    指定的下限是由于I2C接口能够识别下降/上升边缘。 根据I2C线路上的电容,I2C接口需要更多时间来检测下降/上升边缘。

    此致,
    Luis Fernando Rodríguez ñ o S.
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的David:

    如果I2C上升/下降时间低于TLV320DAC3100的指定下限,是否存在任何问题?

    以下是测量波形。 上升=2.5ns,下降=3.8ns。

    请帮助确认。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Daniel:

    我们无法保证它将正常工作,因为I2C上升/下降时间低于指定的下限。 但是,如果I2C接口是在标准模式下配置的,这应该不是问题。

    此致,
    Luis Fernando Rodríguez ñ o S.