This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPA3124D2:静音和SDN输入的高和低逻辑电平是多少?

Guru**** 2379970 points
Other Parts Discussed in Thread: TPA3124D2
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/567070/tpa3124d2-what-are-the-hi-and-lo-logic-levels-for-mute-and-sdn-inputs

部件号:TPA3124D2

我的应用程序正在运行AVCC和PVCC从+12V起的TPA3124D2。  我想同时练习静音和SDN输入,我想使用以+5V Vdd运行的74HC14来驱动它们。

我对您的数据表中的"符合AVCC的TTL逻辑电平"这句话有点困惑; 我很清楚什么是标准TTL逻辑电平,但为什么要限定?  我是否可以使用74HC14直接驱动这些输入,或者我是否需要使用漏极开路或收集器,将电压拉至+12V?  实际的高电压和低电压阈值是多少?

谢谢!

Mike

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Michael,

    欢迎来到E2E,感谢您对我们的产品感兴趣!

    TPA3124D2的逻辑输入电平在数据表的推荐工作条件表中进行了说明。 2V为高电平阈值,0.8V为低电平阈值。 您可以使用低于指定的绝对最大输入电压(VCC + 0.3V)的任何"高"电平电压来操作静音,SD和其他逻辑输入。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    谢谢Diego。 这句话现在是有道理的。

    此致,
    Mike
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Diego,
    非常感谢您的完美回答。