This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM4222:是否需要通用主时钟源缓冲区?

Guru**** 2377000 points
Other Parts Discussed in Thread: PCM4222
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/571765/pcm4222-common-master-clock-source-buffer-required

部件号:PCM4222

当使用TDM8模式并联4个PCM4222 IC时,我是否需要每个IC的额外时钟缓冲,或者我是否可以并行处理这些输入?

我将使用EVM原理图中的前端电路,该电路利用CLK源->缓冲器->分压器路径。 所以我问在这之后我是否需要额外的缓冲区来隔离PCM4222的每个时钟输入

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Shaun,

    欢迎来到E2E,感谢您对我们的产品感兴趣!

    对于您所描述的应用程序,在系统的CLK输出之前,可以在并联四个ADC的时钟之后使用单个缓冲区。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师