This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1690-Q1:是否可以修改数据表中显示的串行输入速率?

Guru**** 2353820 points
Other Parts Discussed in Thread: PCM1690-Q1, ADS1672
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/588629/pcm1690-q1-is-it-possible-to-modify-the-serial-input-rates-from-those-shown-in-the-datasheet

部件号:PCM1690-Q1
在“线程: ADS1672”中讨论的其它部件

我正在研究一个使用ADS1672 ADC和PCM1690-Q1 DAC的新项目。 由于ADC的工作方式,我可以设置定时,以便ADC以相当于300+ KHz的速率转换模拟信号,但实际上以较低的速率采样信号(在我的情况下为192 KHz) 因为它在每个启动脉冲中只进行一次转换。 其优点在于,在执行下一次转换之前,它为我提供了额外的时间来对数据执行操作。 它允许我基本实时完成所需的工作。 我想知道的是,我是否可以使用PCM1690-Q1 DAC执行相同类型的计时技巧。 我知道DAC的串行输入由2个时钟信号(BCLK和LRCLK)控制,因此将数据传输到输入寄存器只取决于这些时钟的速度。 我不确定这会如何影响装置用于确保输入为“1”或“0”的采样模式。 从数据表中可以看到,过采样率只有特定的值,并且与系统时钟相关。 我希望能够以相当于300+ KHz的速率将数据转换到DAC,但每19.2万秒只能转换一次数据。 是否有人知道我想做的事情是否可能? 使用PCM1690-Q1的原因是它使我不必使用8个单声道或4个立体声ADC。 感谢您的任何帮助。

此致。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Mike,

    PCM1690-Q1接受192KHz的最大输入采样速率,只要输入时钟(LRCK,Bck和SCK)符合数据表表表2和表5中提到的关系,该部件就能正常工作。 表4中规定了部件的每个工作模式的超额采样率。 您需要验证您的应用程序是否符合这些规格,否则设备将无法按预期运行。 由于此DAC专为音频应用而设计,时钟(LRCK,Bck和SCKI)与内部过采样之间的关系不是很灵活。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Diego;
    显然,LRCK,BCK和SCK之间的关系必须保持,但我想知道SCK的最大频率是否有任何余量? 也就是说,SCK能否以40 MHz的频率运行,因为这将要求bck和LRCK频率高得多,同时仍保持过采样的时间,等等? 这只是一个想法,但我的感觉是,最大频率受芯片设计中所用的流程功能的限制。 这是真的吗?

    此致,
    Mike Lacroix