This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3206:模拟输入偏置

Guru**** 2350800 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/612530/tlv320aic3206-analog-input-bias

部件号:TLV320AIC3206

你(们)好

TLV320AIC的模拟输入应是交流耦合的,以使共模电压符合器件规格。

根据数据表,模拟输入范围作为绝对最大额定值是AVss至AVdd + 0.3。

因此,即使输入是交流耦合的,输入也必须在AVss上,是否正确?

现在我们假设AVss=0V,输入为交流耦合后的2Vpp (+1V,-1V,0V中心)。

用户如何将模拟输入与模拟输入规范(AVss至AVdd + 0.3)的值偏置为模拟输入?

数据表上的音频输入最大交流信号摆动中的"CM"是什么?

BestRegards

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Na,

    通常,我们建议避免使设备运行条件接近绝对最大额定值,因为这可能导致设备故障,强烈建议尝试在推荐的工作条件下操作设备。  

    关于您的问题,是的,编解码器输入引脚处的信号应该在AVss以上。 输入信号应与设备端子进行交流耦合,以允许信号源的共模电压与编解码器的共模电压(CM)分离。  

    获得数字满刻度输出(0dB)所需的输入电压取决于设备的CM设置。 对于0.9V CM,单端模式中的全刻度输入为0.5Vrms,对于0.75V CM,输入应为0.375Vrms。  

    共模电压的配置通过寄存器设置完成,默认值为0.9V。  

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Diego

    感谢您的回复。

    请检查以下内容吗?

    根据数据表,当VCM =0.9V时,器件可接受0.707V峰值(或1.41Vpp)音频输入信号。

    因此,我们的客户应该抑制输入摆动,因为它目前为2Vpp。

    然后,如果假设Req=10Kohm和CC=2uF,则切断频率FC将为8Hz。

    此外,如果R1=R2=10Kohm,则R1和R2除法器的输入信号将为1Vpp。

    您是否发现此配置存在任何问题?

    如果您有建议,能否告诉我们?

    BestRegards

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Na,

    配置对我来说似乎是正确的。 请注意,Req值可能会根据输入路由的设置而变化,输入路由配置为第1页的寄存器52-57和第1页的寄存器59-60配置的PGA增益。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师