This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320ADC3101:用于差动输入的模拟全刻度输入电压

Guru**** 2353820 points
Other Parts Discussed in Thread: TLV320ADC3101
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/616742/tlv320adc3101-analog-full-scale-input-voltage-for-differential-inputs

部件号:TLV320ADC3101

您好,

对于单端输入,TLV320ADC3101数据表中提到了模拟满刻度输入电压,如下所示,但对于差动输入,则没有提到。
所以,请你给我建议吗?
此外,如果与差动输入一起使用,TLV320ADC3101是否应应用-6dB的输入粗衰减?

此致,
加藤

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Kato-San,

    在差动模式下配置器件输入时,模拟 满刻度电压为1.414 Vrms,即每个差动输入引脚上的0.707 Vrms。 由于两个信号都是反转的,因此它们之间的差异会产生1.414 Vrms。 只要提供给输入引脚的电压不超过数据表中的规格(每引脚0.707 Vrms),就无需衰减输入信号。  

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Diego-San,

    感谢您的回复。
    如果在差动输入模式下输入1.414Vrms,ADC输出代码变为0dBFS,我的理解是否正确?
    请确认以防万一。

    此致,
    加藤

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Kato-San,

     当差动输入为1.414 Vrms时,差动模式下将获得正确的满刻度电压(0dBFS)。

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Diego-San,

    感谢您的快速响应。
    我明白了。

    此致,
    加藤