1.从TDA3131数据表和EVM原理图来看,故障似乎是开路漏电输出,因此 可以将其拉至3.3V或2.5V,而不是PVCC。 如果正确-推荐的上拉电阻值是多少? 我想我的问题是此输出可以安全下沉的电流。
2.数据表中图24上的电路是否正确? 为什么有两个100K电阻器从故障并联连接到PLIMIT/GVDD/Gain /SLV,然后将另一个100K电阻连接到晶体管基座? 晶体管似乎始终处于打开状态,因为它连接到内部LDO输出的GVDD。 故障输出的状态不会影响该节点上的电压-即使故障处于低位状态,它也会为LDO提供非常轻的50K负载(大约140uA的电流)。 我在这里错过了什么吗?
3.是否可以让TI工程师检查我的原理图?如果是,我应该如何安排?