This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3106:怀疑"交叉通话" TLV320AIC310现象

Guru**** 2439560 points
Other Parts Discussed in Thread: TLV320AIC3106

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/705873/tlv320aic3106-suspected-cross-talk-phenomenon-of-tlv320aic310

部件号:TLV320AIC3106

大家好

当我的客户使用TLV320AIC3106时,发现了可疑的串扰现象。

他们已将LINE2R和LINE1L配置为差动输入,并连接到右通道ADC和通过HPROUT的输出。

主要寄存器配置如下所示:

在此配置下 ,HPLOUT应静音,但在此引脚中可观察到高达300mV的信号。  

我想知道我的配置是否错误并导致此问题?

15:0x0:左PGA ADC未静音

16:0x0:右PGA ADC未静音

17:0xff:MIC3L/R 未连接到左ADC PGA

18:0xff:MIC3L/R 未连接到右侧 ADC PGA

19:0x7c:LINE1L未连接到左侧ADC PGA

20:0xf8:LINE2L未连接到左侧ADC PGA

21:0xf8:LINE1R未连接到左侧ADC PGA

22:0x7c:LINE1R未连接到右侧ADC PGA

23:0x80:将LINE2R连接到右侧ADC PGA混合

24:0x80:将LINE1L连接到右ADC PGA

45:0x0

46:0x80:PGA_L  被发送 至 HPLOUT

47:0x0

48:0x0

49:0x0

50:0x0

59:0x0

60:0x0

61:0x0

62:0x0

63:0x80:PGA_R  路由 至 HPROUT

64:0x0

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Gabriel

    您能否提供完整的配置? 我复制了上面的配置,但没有遇到任何串扰。

    请提供有关设置和配置的更多详细信息。

    此致,
    -Steve Wilson
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Steve-Wilson
    在上述配置下。
    当输入信号高于2.5V时,左侧通道将被信号串至右侧通道。
    因此我们怀疑它与信道隔离有关。
    帮助验证。

    此致
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    用户,

    输入信号通常是交流耦合的,您需要考虑直流偏压。 这将是1.3 - 1.5 电压或左右。如果您正在谈论2.5V峰值, 加上这个共模,你就得到了3.8 或4V。它超过了模拟输入的ABSMAX (AVDD +0.3V)。如果是这种情况,如果有一些问题,我不会感到惊讶。 我不建议超过AbsMax值。 ADC全刻度输入电压仅为0.707Vrms,因此无需这样做。

    请确认。

    此致,
    -Steve Wilson
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我做了另一项测试。这是所有配置。未设置Page1寄存器,使用默认值。

    1:0x0
    2:0x0
    3:0x91
    4:0x80
    5:0x0
    6:0x0
    7时0分A
    8:0x30
    9:0x37
    10:0x0
    11:0x41
    12:0xA5
    13:0x0
    14:0x80
    15:0x0
    16:0x0
    17:0x44:MIC3L/MIC3R连接到左ADC PGA
    18:0xff
    19:0x7c
    20:0x80:LINE2L连接到左侧ADC PGA
    21:0x80:LINE1R连接到左ADC PGA
    22:0x7c
    23:0x78
    24:0x78
    25:0x6
    26:0x0
    27:0xFE
    28:0x0
    29:0x0
    30:0xFE
    31:0x0
    32:0x0
    33:0x0
    34:0x0
    35:0x0
    36:0xcc
    37:0xe0
    38:0x16
    39:0x0
    40:0x80
    41时02分
    42:0x34
    43:0x80
    44:0x80
    45:0x0
    46:0x80
    47:0x0
    48:0x0
    49:0x0
    50:0x0
    51:0xb
    52:0x0
    53:0x0
    54:0x0
    55:0x0
    56:0x0
    57:0x0
    58:0x4
    59:0x0
    60:0x0
    61:0x0
    62:0x0
    63:0x80
    64:0x0
    65:0xb
    66:0x0
    67:0x0
    68:0x0
    69:0x0
    70:0x0
    71:0x0
    72:0x4
    73:0x0
    74:0x0
    75:0x0
    76:0x0
    77:0x0
    78:0x0
    79:0x0
    80:0x0
    81:0x0
    82:0x0
    83:0x0
    84:0x0
    85:0x0
    86:0x0
    87:0x0
    88:0x0
    89:0x0
    90:0x0
    91:0x0
    92:0x0
    93:0x0
    94:0xc6
    95:0x0
    96:0x0
    97:0x0
    98:0x0
    99:0x0
    100:0x0
    101:0x0
    102:0xa2
    103:0x0
    104:0x0
    105:0x0
    106:0x0
    107:0x0
    108:0x0
    109:0x0

    LINE1R+访问2Vpp 模拟信号,它 不超过芯片的可接受性。其它输入是免费的。

    我测量了以下:

    ●LINE1R-具有48mVpp信号

    ●LINE2L+具有368mVpp信号

    ●LINE2L-具有368mVpp信号

    ●MIC3L具有368mVpp信号

    ●MIC3R 具有368mVpp信号

    这些输入 连接到左侧ADC PGA,但应该为空。问题的结果是什么?

    谢谢您!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好 ,Steve-Wilson,
    我 做 了另一 项测试。这  是所有  配置。 未    设置Page1寄存器 ,使用  默认 值。

    1:0x0
    2:0x0
    3:0x91
    4:0x80
    5:0x0
    6:0x0
    7时0分A
    8:0x30
    9:0x37
    10:0x0
    11:0x41
    12:0xA5
    13:0x0
    14:0x80
    15:0x0
    16:0x0
    17:0x44 : MIC3L/MIC3R 连接    到左 ADC PGA
    18:0xff
    19:0x7c
    20:0x80 : LINE2L  连接   到左 侧ADC PGA
    21:0x80 : LINE1R  连接   到左 ADC PGA
    22:0x7c
    23:0x78
    24:0x78
    25:0x6
    26:0x0
    27:0xFE
    28:0x0
    29:0x0
    30:0xFE
    31:0x0
    32:0x0
    33:0x0
    34:0x0
    35:0x0
    36:0xcc
    37:0xe0
    38:0x16
    39:0x0
    40:0x80
    41时02分
    42:0x34
    43:0x80
    44:0x80
    45:0x0
    46:0x80
    47:0x0
    48:0x0
    49:0x0
    50:0x0
    51:0xb
    52:0x0
    53:0x0
    54:0x0
    55:0x0
    56:0x0
    57:0x0
    58:0x4
    59:0x0
    60:0x0
    61:0x0
    62:0x0
    63:0x80
    64:0x0
    65:0xb
    66:0x0
    67:0x0
    68:0x0
    69:0x0
    70:0x0
    71:0x0
    72:0x4
    73:0x0
    74:0x0
    75:0x0
    76:0x0
    77:0x0
    78:0x0
    79:0x0
    80:0x0
    81:0x0
    82:0x0
    83:0x0
    84:0x0
    85:0x0
    86:0x0
    87:0x0
    88:0x0
    89:0x0
    90:0x0
    91:0x0
    92:0x0
    93:0x0
    94:0xc6
    95:0x0
    96:0x0
    97:0x0
    98:0x0
    99:0x0
    100:0x0
    101:0x0
    102:0xa2
    103:0x0
    104:0x0
    105:0x0
    106:0x0
    107:0x0
    108:0x0
    109:0x0

    LINE1R+ 访问 2Vpp 模拟 信号 ,它  不 超过      芯片的可接受性。其它 输入  是免费的。
    我 测量   了以下:
    ●LINE1R- 具有 48mVpp 信号
    ●LINE2L+ 具有 368mVpp 信号
    ●LINE2L- 具有 368mVpp 信号
    ●MIC3L 具有 368mVpp 信号
    ●MIC3R 具有 368mVpp 信号
    这些 输入  连接   到左 侧ADC PGA,但 应该  为空。      问题的结果是什么?

    谢谢 您!  
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    用户,

    是的,禁用的输入得到类似的结果。 但我看不到输出上的任何串扰。您在哪里测量串扰?

    此致,
    -Steve Wilson