This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TAS2505-Q1:IOVdd开机序列

Guru**** 2466550 points
Other Parts Discussed in Thread: TAS2505-Q1, LP5907

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/772515/tas2505-q1-iovdd-power-up-sequence

部件号:TAS2505-Q1
主题中讨论的其他部件: LP5907TPS2.2965万

您好,  

当IOVDD上升缓慢(如下图所示)时,我们的客户面临内部LDO故障的问题。

AVDD=LDO输出电压仅为0.8V。 这种现象发生在50 % 的工程样品产品上。

找到的解决方法是使用更快的提升IOVDD电源。 然后,LDO在下列捕获的图像中正常工作。

您是否对IOVDD电源有任何增加时间的要求?
或者这些TAS2505-Q1是否损坏?

此致,

Mochizuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Mochizuki-san,

    内部LDO由SPKVDD供电。 它也可通过LDO_SEL引脚启用。
    但是,LDO_SEL信号作为数字引脚需要设备检测IOVDD。 IOVDD缓慢上升可能会导致不能正确感应LDO_SEL,从而导致内部LDO未正确通电。

    您可以保留更快的IOVDD渐增解决方法。
    您还可以尝试以下两个可行的选项(但需要对其进行测试):
    -将LDO_SEL引脚连接至IOVDD,而不是SPKVDD
    -在SPKVDD和IOVDD之间增加一些延迟。 向上倾斜IOVDD,直到SPKVDD完全通电

    此致,
    Ivan Salazar
    应用工程师-低功率音频和执行器
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    伊万-桑

     

    感谢您的建议。

    我们的客户已修改LDO_SEL与SPKVDD的连接。

    但结果不会更改。

    我将获取他们的ES样品板并了解IOVDD计时条件的更多详细信息。

     

    此致,

    Mochizuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    伊万-桑

    我们已确认ES板上存在1.8V LDO锁存现象。

    AVDD盖为22uF,DVdd盖为10uF MLCC。

    我们可以看到当IOVdd电压放电约0.8V时,AVdd LDO锁存清除。

    如果我们在AVdd引脚到GND之间添加100Kohm的额外电阻器,那就更好了。 对于50mA LDO,此负载仅消耗18uA的额外电流,但它在很大程度上有助于使其进入锁定状态。 为什么内部LDO如此不稳定?

    您是否可以尝试复制此问题?

    此致,

    Mochziuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Mochizuki-san,

    不幸的是,当电源同时增加时,LDO似乎存在锁存问题。
    正如在先前的开机自检中所指出的,在SPKVDD之后为IOVDD供电通常对LDO通电很好。

    此致,
    Ivan Salazar
    应用工程师-低功率音频和执行器
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Ivan San,

    实际上,当IOVdd斜坡在SPKVdd斜坡上升后通过慢速斜坡TLV7.3333万 LDO延迟500usec时,内部1.8V LDO将被锁定。

    如果使用像LP5907这样的快速斜坡LOD,则内部LDO不会锁定为我的第一条消息的第二个屏幕截图。

    奇怪的是,如果我为IOVdd添加长延时45msec,内部LDO工作正常。

    在描述的数据表中,“由于稳定性原因,LDO要求50 % 模拟电源(AVDD)引脚和数字电源(DVDD)引脚上的最小去耦电容器为1 μF (±LDC)。”

    您是否会联系设计团队,通过显示LDO的内部等效电路来获取闩锁机制说明?

    我们的客户希望在该USB Vbus直接连接应用程序中有具体的解决方法。

    您的建议如何?

    1.添加外部1.8V LDO,不激活内部1.8V LDO。

    2.将负载开关(如TPS2.2965万)添加到Vbus,以降低SPKVdd斜坡速度。

    从现在起,我可以预计很难确定IOVdd和SPKVdd上升顺序规范的特征。

    但是,是否有机会请求执行此任务,因为我们在实际应用中看到了问题。

    此致,

    Mochizuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    Mochizuki-san

    我将进行几次测试并尝试获取有关设计的详细信息,以便我们可以提供有关内部LDO启动顺序的详细指南,尽管这可能需要一些时间。

    在这种情况下,我建议对SPKVDD和IOVDD使用快速缓变,因为从您的测试来看,这似乎是正常的。
    另一种选择是也从内部LDO供应IOVDD,因此AVDD,DVDD和IOVDD相互连接。 但是,只有当MCU也可以在1.8V电压下工作时,才可以选择此选项。

    此致,
    Ivan Salazar
    应用工程师-低功率音频和执行器
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Mochizuki-san,

    上述建议是否适用于您的系统?
    如前所述,我将对器件执行几项测试,以确定LDO启动的良好做法。 完成后,我们将发布包含该信息的文档,并根据需要更新我们的设备文档。

    此致,
    Ivan Salazar
    应用工程师-低功率音频和执行器
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    你好,Ivan-San,
    我们的客户将进入预生产阶段,他们希望应用更安全的解决方法。
    这一次,他们计划将3.3V LDO从TLV7.3333万更改为TLV7.0733万,以加快IOVDD的上升时间,IOVDD是在USB-VBUS直接连接SPKVdd后快速上升的。
    并为1.8V AVDD和DVDD添加了一个外部LDO,因为它们的系统需要3.3V IOVDD。
    这些可能会盖住闩锁问题。