This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320ADC3101-Q1:差分信号的额定ADC输入范围

Guru**** 2387080 points
Other Parts Discussed in Thread: TLV320ADC3101-Q1
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/768800/tlv320adc3101-q1-nominal-adc-input-range-for-differential-signals

部件号:TLV320ADC3101-Q1

我们正在使用TLV320ADC3101-Q1来管理差分音频输入。

在数据表的电气特性部分中,“输入信号电平(0 dB)”参数仅报告为单端输入,即0.707 Vrms (2 Vpp)。 但在为差动输入配置ADC时,输入信号范围似乎远远高于2 Vpp (经验测试显示应该接近3.5…4Vpp)。

您能否确认这是预期行为,并在“差分”情况下提供ADC的额定输入范围值?

此致,

Andrea

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好,Andrea,

    欢迎来到E2E,感谢您对我们产品的关注!

    如您所述,电气特性表仅反映单端全标度输入信号规范。 此规范对差分模式也有效,但适用于每个引脚。 这意味着差动输入的0dBF值为1.414Vrms。  

    此致,

     -Diego Mel é ndez López ñ a
      音频应用工程师