This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM5122:来自GPIO引脚的内部PLL时钟输出

Guru**** 2387080 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1093358/pcm5122-internal-pll-clock-output-from-gpio-pin

部件号:PCM5122

您好,

我们计划使用PCM512x作为I2S从属模式,而不使用SCK输入。

然后内部PLL使用bck输入作为PLL参考自动生成SCK。

 

这次我们需要PCM512x的GPIO1引脚的SCK输出。

相关寄存器为第0页/寄存器80 / G1SL[4:0]1万:PLL输出/4 (需要时钟灵活寄存器)

如果PLL时钟为2048fs,则GPIO1输出为512fs,作为外部DSP等的SCK

PCM512x函数的假设是否正确?

 

此致,

Mochizuki    

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,  

    如您所示,G1SL[4:0]=1万 在寄存器80页0中将 GPIO1引脚设置为输出 PLL clk除以4。 请注意,您还需要在  第0页/注册8页中设置GPIO1引脚的方向,默认值为0 (输入)。

    此致,

    Arash  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Arash,

    感谢您的确认,我们将继续修复设备选择。

    此致,

    Mochizuki