https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1016334/dix9211-pll-lock-and-parity-error
器件型号:DIX9211您好!
是否可以通过寄存器访问来检查 PLL 锁定和奇偶校验错误的状态? MPI/MPO 引脚应检测到这些事件、但寄存器如何检测?
谢谢!
此致、
Oguri (TIJ 汽车 FAE)
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1016334/dix9211-pll-lock-and-parity-error
器件型号:DIX9211您好!
是否可以通过寄存器访问来检查 PLL 锁定和奇偶校验错误的状态? MPI/MPO 引脚应检测到这些事件、但寄存器如何检测?
谢谢!
此致、
Oguri (TIJ 汽车 FAE)
你好、Oguri、
检测奇偶校验和 PLL 锁定的 MPO1和 MPO0引脚由寄存器地址78h 决定。 该寄存器中的8位决定了奇偶校验和 PLL 锁定。 位[7:4]决定 MPO1、位[3:0]决定 MPO0。 如果 MPO1SEL[7:4]= 1010、则输出控制为奇偶校验;如果 MPO1SEL[7:4]= 1011、则输出控制为锁定。 如果 MPO0SEL[3:0]= 1010、则输出控制为奇偶校验;如果 MPO0SEL[3:0]= 1011、则输出控制为锁定。
数据表的第96页包含地址78h 控制输出、而数据表的第51页包含寄存器映射、这也是有用的资源。
谢谢、
Elizabeth Weichel。