请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TLV320AIC3106-Q1 我们计划使用以下 TI IC:
TLV320AIC12KIDBTR
TXB0108DQSR
SN74AVC32T245GKER
LM1117IDT-3.3/NOPB
LM1117IDT-1.8/NOPB
根据惯例、我知道布局中应保持50E 的阻抗、所有数字电路的层叠中需要参考平面(电源或接地)。
但是、我的布局设计希望在没有接地参考平面的情况下对其进行布线、并指出数据表中没有提到50E 阻抗要求。 但出于 SI 考虑、我们还为所有单端网络定义了50E 的阻抗。
需要一些帮助。 请支持
谢谢、致以诚挚的问候