This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1840:从模式下的时钟时序要求

Guru**** 2650475 points

Other Parts Discussed in Thread: PCM1840

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/989784/pcm1840-clock-timing-requirement-in-slave-mode

器件型号:PCM1840

您好!

我们的客户计划在从模式下使用 PCM1840。

要查看他们从 DSP 输入的 BCK 时钟时序、我们应该参考哪一个规格?

第6.6节时序要求注意到“所有输出”,我们期望此规范处于主模式 PCM1840将输出如下时序规范所示的 PCM 数据。 是这样吗?

  6.6时序要求:TDM、I2S 或 LJ 接口

  在 TA = 25°C 时、IOVDD = 3.3V 或1.8V、所有输出上的负载为20pF (除非另有说明);时序图请参见图3

 

另一个好奇心是数据表中上升和下降时间的定义、对于输出节点10-90%是合理的。

但是、对于作为受控模式 BCK 引脚输入的输入节点、时钟时序可能由 Vth H (max)和 Vth L (min)定义、它不是10%-90%。 我们能否在从模式下读取具有此定义的规范?

  TR (BCLK) BCLK 上升时间 10%- 90%上升时间 10ns

  TF (BCLK) BCLK 下降时间   90%- 10%下降时间   10ns

因为、大规模生产产品具有用于这些时钟线路的转储电阻器。 为了获得更好的 EMI 特性、上升和下降时间变得更长。

此致、

Mochizuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Mochizuki、

    无论高低阈值如何、上升和下降时间通常定义为10%-90%、但这也包含在上升和下降时间规格的条件中。 理想情况下、应调整转储电阻器的大小、使上升和下降时间保持在数据表中指定的最大值以下。

    最棒的

    Zak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Zak 您好!

    感谢您的及时回复。

     

    好的、我可以在 TLV320ADC3104上看到相同的时钟计时定义、它看起来是您的设计团队历来使用此计时要求的。

    您能澄清一点吗、这个6.6章节规范是否涵盖了主模式和从模式?

     

    此致、

    Mochizuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Mochizuki、

    表6.6是输入时序要求、通常适用于在从模式下运行的器件。 表6.7是开关特性、列出了在主控模式下引脚作为输出的行为以及 SDOUT 引脚的时序、SDOUT 引脚始终是输出。

    最棒的

    Zak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Zak、

    我们的客户很难维持10nsec 的上升/下降时间要求、因为即使他们移除了转储电阻器、DSP 也无法快速驱动。 他们需要添加时钟缓冲器以满足此要求。

    无论它们使用的是竞争对手 A 的 ADC,它们的时序要求都是遵循的。

    它仅指定最小 BCK 脉冲宽度时序、根据 Vth 电压时钟时序、无10-90%压摆率要求、并且值根据 FS 设置、BCK 速率而变化。

     

    从工程师的角度来看,很容易理解为什么需要 ADC 器件功能满足这一要求。

    对于 PCM1840和 TLV320ADCxxxx、需要绝对固定值10nsec 10-90%、无需考虑基于 Vth 点的 fs 设置和有效脉冲宽度。 因此、我们的客户现在对这种差异感到沮丧。

    他们想知道、如果在 fs=48kHz 64BCK=3.072MHz=325.5nsec 的条件下上升和下降时间达到15nsec 会发生什么情况? 它可能与 TDM 384BCK=18.432MHz=15nsec 环境不同。

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

    我知道这是系统/设计规格的问题、目前我们不能做任何事情。 但是、您的团队是否有任何好主意来放松音频 ADC 市场中非 TDM 格式环境下的低时钟速率和例外要求。

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     


     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

     

    你好、Zak、

    我们的客户很难维持10nsec 的上升/下降时间要求、因为即使他们移除了转储电阻器、DSP 也无法快速驱动。 他们需要添加时钟缓冲器以满足此要求。

    无论它们使用的是竞争对手 A 的 ADC,它们的时序要求都是遵循的。

    它仅指定最小 BCK 脉冲宽度 、根据 Vth 电压时钟时序、无10-90%压摆率要求、并且值根据 FS 设置、BCK 速率而变化。

    从工程师的角度来看,很容易理解为什么需要 ADC 器件功能满足这一要求。

    对于 PCM1840和 TLV320ADCxxxx、需要绝对固定值10nsec 10-90%、无需考虑基于 Vth 点的 fs 设置和有效脉冲宽度。 因此、我们的客户现在对这种差异感到沮丧。

    他们想知道、如果在 fs=48kHz 64BCK=3.072MHz=325.5nsec 的条件下上升和下降时间达到15nsec 会发生什么情况? 它可能与 TDM 384BCK=18.432MHz=15nsec 环境不同。

    我知道这是系统/设计规格的问题、目前我们不能做任何事情。 但是、您的团队是否有任何好主意来放松和满足此音频 ADC 市场中在非 TDM 格式环境下的低时钟速率例外要求。

    此致、

    莫奇雪

    /resized-image/__size/320x240/__key/communityserver-discussions-components-files/6/pastedimage1617204478413v1.png

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我之前的帖子与文档重复。

    请将其滚动到最下面的行。

     

    此致、

    Mochizuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Mochi、

    10nsec 值确实是最坏情况规格、器件在较慢时钟速度下的上升和下降时间稍长、但我们不在不同的 BCLK 值下指定此值。 时钟边沿需要快速、以便限制 PLL 引入的抖动、从而保持高 THD+N 性能。 通常、我会说、在您所述的较慢时钟速度下、12ns 是可以接受的、但我们不会这样指定、我无法说在15ns 时会发生什么程度的降级。 我认为、如果缓冲区在满足规范方面遇到问题、最好包含缓冲区。

    最棒的

    Zak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Zak、

    感谢 您的热情支持、我们了解了客户。

    此致、

    Mochizuki