This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TAS5825M:具有连续 I2S 输出时钟的启动过程

Guru**** 2529560 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1002333/tas5825m-startup-procedures-with-continued-i2s-output-clock

器件型号:TAS5825M

你(们)好

从数据表:7.5.3.1启动过程
3.一旦电源稳定、将 PDN 升高到高电平并至少等待5ms、然后启动 SCLK、LRCLK。
//我的问题: 如果在系统加电开始时有持续的 I2S 输出时钟(SCLK/LRCLK)、是否会有问题、
也就是说、SCLK LRCLK 启动的受控器比/PDN。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    错误的序列可能会导致错误、例如无法启动。 我们建议遵循数据表上的顺序以降低风险。

    BR、

    弗兰克

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在我们的设计中、I2S 时钟由 FPGA 驱动、PDN 由 SoC 控制、 该序列很难控制。  这就是我提出这个问题的原因。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我明白了。 但是、我们仍然不建议根据数据表设置序列。

    BR