This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3262:PurePath Studio 项目

Guru**** 2382620 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/886051/tlv320aic3262-purepath-studio-project

器件型号:TLV320AIC3262

您好!

我有一个定制板、上面有微处理器和 AIC3262编解码器。 经证实、电路工作正常、因为其他开发人员能够从 PDM 麦克风捕获声音、然后通过无线方式发送声音、并在另一个电路板上播放(相同的设置)。 质量不是最好的、因此我希望通过从 PDM 麦克风到编解码器输出的声音(不将数据捕获到微处理器)来执行简单的检查。 我创建了简单的.pfw 项目并从中创建了.h、但当使用这些参数初始化编解码器时、它不会执行我想要的操作。 我附加项目。

我不熟悉 PurePath Studio 工具、因此我可能缺少一些基础知识、您能否为我提供一些有用的资源?

Michał μ A


"="">www.w3.org/.../XMLSchema-instance" xmlns:xsd="www.w3.org/.../XMLSchema">
AIC3xxx 
PA_miniDSP 
005.095.35815.001 
主程序 


型号 AIC3262App8x4x_1 
AIC3262App8x4x_TI_v1 


InputChannels 
62. 
31. 
枚举 


RateAll 
0 




主程序 


RateAll 
0 





0 


0 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
对 
0 


OutputChannels 
62. 
31. 
枚举 


RateAll 
0 




主程序 


RateAll 
0 





0 


0 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
对 
0 


miniDSP_A_Adaptive 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
使能 




主程序 


RateAll 
使能 




miniDSP_A 的自适应模式 

禁用 
使能 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
使能 


miniDSP_A_cycles 
62. 
31. 
0.00000011920928955078125 
内部 


RateAll 
512 




主程序 


RateAll 
512 




miniDSP_A 的可用指令周期 


256 
6144. 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
4. 

0 
1 


0 
1 

Delay24位 
错误 
512 


miniDSP_A_Memory 
62. 
31. 
内部 


RateAll 
1536. 




主程序 


RateAll 
1536. 




可用于 miniDSP_A 的指令存储器 


0 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
1536. 


miniDSP_D_Adaptive 
62. 
31. 
枚举 


RateAll 
使能 




主程序 


RateAll 
使能 




miniDSP_D 的自适应模式 

禁用 
使能 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
使能 


miniDSP_D_Memory 
62. 
31. 
内部 


RateAll 
3072 




主程序 


RateAll 
3072 




可用于 miniDSP_D 的指令存储器 


0 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
3072 


miniDSP_D_CYCLES 
62. 
31. 
内部 


RateAll 
1024 




主程序 


RateAll 
1024 




miniDSP_D 的可用指令周期 


352. 
6144. 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
8. 

0 
1 


0 
1 

Delay24位 
错误 
1024 


框架类型 
62. 
31. 
0.00000011920928955078125 
字符串 


RateAll 
AIC3262App8x4x 




主程序 


RateAll 
AIC3262App8x4x 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
AIC3262App8x4x 


目标类型 
62. 
31. 
0.00000011920928955078125 
字符串 


RateAll 
Type C 




主程序 


RateAll 
Type C 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
Type C 


系统设置代码 
62. 
31. 
0.00000011920928955078125 
字符串 


RateAll 
REG[0][0][1]= 0x01 ;reg (0)(1)(0x00 => 0) S/W 复位
REG[0][0][4]= 0x33 ;ADC_CLKIN = PLL_MCLK、DAC_CLKIN = PLL_MCLK
REG[0][5]= 0x00 ;PLL_CLKIN = MCLK1
REG[0][0][6]= 0x91 ;P=1,R=1

;-----------------
;时钟和接口配置
;-----------------
;USB 音频支持8kHz 至48kHz 的采样率
;88.2kHz 至192kHz 的采样率需要外部音频接口
;---------------
%%if (%%prop (SampleRate)=176400 ||%%prop (SampleRate)=192000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 32 (MSB)
REG[0][0][14]= 0x20;DOSR = 32 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x20;AOSR = 32
%endif

%%prop (SampleRate)== 88200 ||%%prop (SampleRate)=96000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 64 (MSB)
REG[0][0][14]= 0x40;DOSR = 64 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x40;AOSR = 64
%endif

%%prop (SampleRate)==44100 ||%%prop (SampleRate)=48000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 128 (MSB)
REG[0][0][14]= 0x80;DOSR = 128 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)==32000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 192 (MSB)
REG[0][0][14]= 0xc0;DOSR = 192 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x8c;NADC Powerup mAdc = 12
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)==22050 ||%%prop (SampleRate)=24000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x01;DOSR = 256 (MSB)
REG[0][0][14]= 0x00;DOSR = 256 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x90;NADC 上电 mAdc = 16
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=16000)
REG[0][0][7]= 0x18; P=1、R=1、J=24
REG[0][0][13]= 0x01;DOSR = 384 (MSB)
REG[0][0][14]= 0x80;DOSR = 384 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x98;NADC Powerup mAdc = 24
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=11025)
REG[0][0][7]= 0x10; P=1、R=1、J=16
REG[0][0][13]= 0x02;DOSR = 512 (MSB)
REG[0][0][14]= 0x00;DOSR = 512 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0xa0;NADC Powerup mAdc = 32
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=8000)
REG[0][0][7]= 0x18; P=1、R=1、J=24
REG[0][0][13]= 0x03;DOSR = 768 (MSB)
REG[0][0][14]= 0x00;DOSR = 768 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0xb0;NADC Powerup mAdc = 48
REG[0][0][20]= 0x80;AOSR = 128
%endif
%%prop (同步模式)==1)
REG[0][0][11]= 0x02;NDAC = 2,分压器已关闭
%%ELSE
REG[0][0][11]= 0x82;NDAC = 2,分频器加电%endif


reg[0][0][8]= 0x00 ;D=0000 (MSB)
REG[0][0][9]= 0x00 ;D=0000 (LSB)
REG[0][0][12]= 0x88 ;reg (0)(0)(0x0c => 12) DAC 上电 MDAC = 8
reg [120][0][50]= 0x88 ;插值比率为8,FIFO =使能
REG[100][0][50]= 0xa4 ;抽取率为4、CIC AutoNorm =启用、FIFO =启用

%%%if (%prop (同步模式)=1)
REG[0][0][60]= 0x80 ;reg (0)(0)(0x3c => 60) DAC 编程模式、DAC 和 ADC 滤波器引擎一起加电
%%ELSE
REG[0][0][60]= 0x00 ;reg (0)(0)(0x3c => 60) DAC 编程模式、DAC 和 ADC 滤波器引擎未同时加电
%%endif

REG[0][0][61]= 0x00 ;reg (0)(0)(0x3D => 61) ADC 编程模式
REG[0][0][83]= 0x0;ADC vol 控制= 0dB
REG[0][0][84]= 0x0;ADC vol 控制= 0dB

REG[0][1][1]= 0x00 ;reg (0)(1)(0x01 => 0) 粗 AVDD 禁用
REG[0][1][3]= 0x00 ;reg (0)(1)(0x03 => 3) LDAC FIR
REG[0][1][4]= 0x00 ;reg (0)(1)(0x04 => 4) RDAC FIR
;REG[0][1][11]= 0x35 ; REG(0)(1)(0xB=>11) depop HP
reg[0][1][31]= 0x80 ; REG(0)(10x1F =>31) HP 处于以地为中心模式;HPL 增益0 dB
REG[0][1][32]= 0x00 ; REG(0)(1)(0x20=>32) HPR 独立增益0dB
REG[0][1][33]= 0x28 ; REG(0)(1)(0x21=>33) 电荷泵在 OSC./4
REG[0][1][34]= 0x33;0x3e 上运行 ; REG(0)(1)(0x22=>34) 设置 CP 模式
REG[0][1][35]= 0x10 ; REG(0)(1)(0x23=>35) 在 HP
REG[0][1][52]= 0x40时为 CP 加电 ;reg (0)(1)(0x34 => 52) 为左侧 P
REG[0][1][54]= 0x40选择 ADC IN1_L ;reg (0)(1)(0x36 => 54) 选择 ADC CM1是因为左侧 M
REG[0][1][55]= 0x40 ;reg (0)(1)(0x37 => 55) 为右侧 P
REG[0][1][57]= 0x40选择 ADC IN1_R ;reg (0)(1)(0x39 => 57) 为右侧 M
REG[0][1][121]= 0x33选择 ADC CM1 ;reg (0)(1)(0x79 => 121)麦克风输入的快速充电时间
reg[0][1][122]= 0x01 ;reg (0)(1)(0x7A => 122) Vref 充电时间- 40ms。

program_miniDSP_A
program_miniDSP_D

%%if (%%prop (miniDSP_A_Adaptive)= 1)
reg[40][0][1]= 0x04 ;ADC
%%endif
%%prop (miniDSP_D_Adaptive)==1)
reg[80][0][1]= 0x04的自适应模式 ;DAC
%%endif 的自适应模式

;IADC =%%prop (miniDSP_A_cycles) ;;IDAC
=%prop (miniDSP_D_CYCLES) ;

%%if (%%prop (同步模式)==1)
%%if (%%prop (SampleRate)=176400 ||%%prop (SampleRate)=192000)
;IDAC =%%eval (8*32);MDAC*DOSR
;IADC =%%eval (8*32);mAdc*AOSR
REG[100][0][48]= 1
REG[100][0][49]= 0
REG[120][0][48]= 1
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 88200 ||%%prop (SampleRate)= 96000)
;IDAC =%%eval (8*64);MDAC*DOSR
;IADC =%%eval (8*64);mAdc*AOSR
REG[100][0][48]= 2
REG[100][0][49]= 0
REG[120][0][48]= 2
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 44100 ||%%prop (SampleRate)= 48000)
;IDAC =%%eval (8*128); MDAC*DOSR
;IADC =%%eval (8*128); mAdc*AOSR
REG[100][0][48]= 4
REG[100][0][49]= 0
REG[120][0][48]= 4
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 32000)
;IDAC =%%eval (8*192);MDAC*DOSR
;IADC =%%eval (12*128); mAdc*AOSR
REG[100][0][48]= 6
REG[100][0][49]= 0
REG[120][0][48]= 6
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 22050 ||%%prop (SampleRate)= 24000)
;IDAC =%%eval (8*256); MDAC*DOSR
;IADC =%%eval (16*128); mAdc*AOSR
REG[100][0][48]= 8
REG[100][0][49]= 0
REG[120][0][48]= 8
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 16000)
;IDAC =%eval (8*384);MDAC*DOSR
;IADC =%%eval (24*128); mAdc*AOSR
REG[100][0][48]= 12
REG[100][0][49]= 0
REG[120][0][48]= 12
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 11025)
;IDAC =%%eval (8*512);MDAC*DOSR
;IADC =%%eval (332*128); mAdc*AOSR
REG[100][0][48]= 16
REG[100][0][49]= 0
REG[120][0][48]= 16
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 8000)
;IDAC =%eval (8*768);MDAC*DOSR
;IADC =%%eval (48*128); mAdc*AOSR
REG[100][0][48]= 24
REG[100][0][49]= 0
REG[120][0][48]= 24
REG[120][0][49]= 0
%endif

%%else // Asych 模式
REG[100][48]=%eval (Math.floor (%prop (miniDSP_A_cycles)/256)
REG[100][49]=%%prop (msp_floor (%64%DSP_dsp_cycles)[%64%/dsp_misf](%64%/dsp_misf_cycles

)[256]%[256]%64%/dsp_dsp_misf](%/dsp_misf_enquirs




)[256]%[256]%[256]%64%[256]%_dsp_dsp_dsp_dsp_dsp_dsp_dsp_misyclycles (%[256]%[256]%[256]%[256]%[256]%_dsp_dsp_dsp_dsp_m ;reg (0)(0)(0x3f => 63) DAC L&R DAC 加电 LDATA-LDAC RDATA-RDAC (软步进禁用)
REG[0][0][64]= 0x00 ;reg (0)(0)(0x40 => 64) DAC 左侧和右侧 DAC 取消静音、具有保护功能。 卷控制
寄存器[0][0][81]= 0xC2 ;reg (0)(0)(0x51 => 81) ADC 上电 ADC 左右通道(软步进禁用)
REG[0][0][82]= 0x00 ;reg (0)(0)(0x52 => 82) ADC 将 ADC 左右通道取消静音、L、R 精细增益=0dB

REG[0][1][27]= 0x33 ; REG(0)(1x1B=>27) LDAC -> HPL、RDAC -> HPR;打开 HPL + HPR
REG[0][1][59]= 0x00 ;reg (0)(1)(0x3b => 59) ADC 在增益为0dB
REG[0][1][60]= 0x00时撤消左麦克风 PGA 的静音 ;reg (0)(1)(0x3c => 60) ADC 在增益为0dB

REG[0][4][1]= 0时取消右麦克风 PGA 的静音 ;ASI1音频接口= I2S
REG[0][4][10]= 0 ;ASI1音频接口 WCLK 和 BCLK
REG[0][4][8]= 0x50 ;ASI1左侧 DAC 数据路径=左数据,ASI1右侧 DAC 数据路径=右数据
寄存器[0][4][23]= 0x05;ASI2_IN miniDSP_A_OUT_chI2 <L2,R2>
寄存器[0][4][24]= 0x50;<L1> = Channout <L1,R1> <L1>
<L1,R1>
<L1> ;ASI2_012_A=ASI400_ING_4]=ASI400_A804_DA_ING_4;ASI400_A804_A=ASI=<R1> <L1> =<R1> <L3,R3> ASI3_OUT_A72 <R1> =通道<R1>

%%if (%%prop (SynchMode)=1)
reg[100][0][20]= 0x00;禁用 ADC 双缓冲模式
reg[120][20]= 0x00;禁用 DAC 双缓冲模式
%%ELSE
REG[100][20]= 0x80]



;启用 ADC[120]双缓冲模式(ENP = 0x80]);启用双缓冲模式[20]
REG[0][0][11]= 0x82;NDAC = 2,分压器断电
%%endif 




主程序 


RateAll 
REG[0][0][1]= 0x01 ;reg (0)(1)(0x00 => 0) S/W 复位
REG[0][0][4]= 0x33 ;ADC_CLKIN = PLL_MCLK、DAC_CLKIN = PLL_MCLK
REG[0][5]= 0x00 ;PLL_CLKIN = MCLK1
REG[0][0][6]= 0x91 ;P=1,R=1

;-----------------
;时钟和接口配置
;-----------------
;USB 音频支持8kHz 至48kHz 的采样率
;88.2kHz 至192kHz 的采样率需要外部音频接口
;---------------
%%if (%%prop (SampleRate)=176400 ||%%prop (SampleRate)=192000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 32 (MSB)
REG[0][0][14]= 0x20;DOSR = 32 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x20;AOSR = 32
%endif

%%prop (SampleRate)== 88200 ||%%prop (SampleRate)=96000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 64 (MSB)
REG[0][0][14]= 0x40;DOSR = 64 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x40;AOSR = 64
%endif

%%prop (SampleRate)==44100 ||%%prop (SampleRate)=48000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 128 (MSB)
REG[0][0][14]= 0x80;DOSR = 128 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)==32000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 192 (MSB)
REG[0][0][14]= 0xc0;DOSR = 192 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x8c;NADC Powerup mAdc = 12
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)==22050 ||%%prop (SampleRate)=24000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x01;DOSR = 256 (MSB)
REG[0][0][14]= 0x00;DOSR = 256 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x90;NADC 上电 mAdc = 16
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=16000)
REG[0][0][7]= 0x18; P=1、R=1、J=24
REG[0][0][13]= 0x01;DOSR = 384 (MSB)
REG[0][0][14]= 0x80;DOSR = 384 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x98;NADC Powerup mAdc = 24
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=11025)
REG[0][0][7]= 0x10; P=1、R=1、J=16
REG[0][0][13]= 0x02;DOSR = 512 (MSB)
REG[0][0][14]= 0x00;DOSR = 512 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0xa0;NADC Powerup mAdc = 32
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=8000)
REG[0][0][7]= 0x18; P=1、R=1、J=24
REG[0][0][13]= 0x03;DOSR = 768 (MSB)
REG[0][0][14]= 0x00;DOSR = 768 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0xb0;NADC Powerup mAdc = 48
REG[0][0][20]= 0x80;AOSR = 128
%endif
%%prop (同步模式)==1)
REG[0][0][11]= 0x02;NDAC = 2,分压器已关闭
%%ELSE
REG[0][0][11]= 0x82;NDAC = 2,分频器加电%endif


reg[0][0][8]= 0x00 ;D=0000 (MSB)
REG[0][0][9]= 0x00 ;D=0000 (LSB)
REG[0][0][12]= 0x88 ;reg (0)(0)(0x0c => 12) DAC 上电 MDAC = 8
reg [120][0][50]= 0x88 ;插值比率为8,FIFO =使能
REG[100][0][50]= 0xa4 ;抽取率为4、CIC AutoNorm =启用、FIFO =启用

%%%if (%prop (同步模式)=1)
REG[0][0][60]= 0x80 ;reg (0)(0)(0x3c => 60) DAC 编程模式、DAC 和 ADC 滤波器引擎一起加电
%%ELSE
REG[0][0][60]= 0x00 ;reg (0)(0)(0x3c => 60) DAC 编程模式、DAC 和 ADC 滤波器引擎未同时加电
%%endif

REG[0][0][61]= 0x00 ;reg (0)(0)(0x3D => 61) ADC 编程模式
REG[0][0][83]= 0x0;ADC vol 控制= 0dB
REG[0][0][84]= 0x0;ADC vol 控制= 0dB

REG[0][1][1]= 0x00 ;reg (0)(1)(0x01 => 0) 粗 AVDD 禁用
REG[0][1][3]= 0x00 ;reg (0)(1)(0x03 => 3) LDAC FIR
REG[0][1][4]= 0x00 ;reg (0)(1)(0x04 => 4) RDAC FIR
;REG[0][1][11]= 0x35 ; REG(0)(1)(0xB=>11) depop HP
reg[0][1][31]= 0x80 ; REG(0)(10x1F =>31) HP 处于以地为中心模式;HPL 增益0 dB
REG[0][1][32]= 0x00 ; REG(0)(1)(0x20=>32) HPR 独立增益0dB
REG[0][1][33]= 0x28 ; REG(0)(1)(0x21=>33) 电荷泵在 OSC./4
REG[0][1][34]= 0x33;0x3e 上运行 ; REG(0)(1)(0x22=>34) 设置 CP 模式
REG[0][1][35]= 0x10 ; REG(0)(1)(0x23=>35) 在 HP
REG[0][1][52]= 0x40时为 CP 加电 ;reg (0)(1)(0x34 => 52) 为左侧 P
REG[0][1][54]= 0x40选择 ADC IN1_L ;reg (0)(1)(0x36 => 54) 选择 ADC CM1是因为左侧 M
REG[0][1][55]= 0x40 ;reg (0)(1)(0x37 => 55) 为右侧 P
REG[0][1][57]= 0x40选择 ADC IN1_R ;reg (0)(1)(0x39 => 57) 为右侧 M
REG[0][1][121]= 0x33选择 ADC CM1 ;reg (0)(1)(0x79 => 121)麦克风输入的快速充电时间
reg[0][1][122]= 0x01 ;reg (0)(1)(0x7A => 122) Vref 充电时间- 40ms。

program_miniDSP_A
program_miniDSP_D

%%if (%%prop (miniDSP_A_Adaptive)= 1)
reg[40][0][1]= 0x04 ;ADC
%%endif
%%prop (miniDSP_D_Adaptive)==1)
reg[80][0][1]= 0x04的自适应模式 ;DAC
%%endif 的自适应模式

;IADC =%%prop (miniDSP_A_cycles) ;;IDAC
=%prop (miniDSP_D_CYCLES) ;

%%if (%%prop (同步模式)==1)
%%if (%%prop (SampleRate)=176400 ||%%prop (SampleRate)=192000)
;IDAC =%%eval (8*32);MDAC*DOSR
;IADC =%%eval (8*32);mAdc*AOSR
REG[100][0][48]= 1
REG[100][0][49]= 0
REG[120][0][48]= 1
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 88200 ||%%prop (SampleRate)= 96000)
;IDAC =%%eval (8*64);MDAC*DOSR
;IADC =%%eval (8*64);mAdc*AOSR
REG[100][0][48]= 2
REG[100][0][49]= 0
REG[120][0][48]= 2
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 44100 ||%%prop (SampleRate)= 48000)
;IDAC =%%eval (8*128); MDAC*DOSR
;IADC =%%eval (8*128); mAdc*AOSR
REG[100][0][48]= 4
REG[100][0][49]= 0
REG[120][0][48]= 4
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 32000)
;IDAC =%%eval (8*192);MDAC*DOSR
;IADC =%%eval (12*128); mAdc*AOSR
REG[100][0][48]= 6
REG[100][0][49]= 0
REG[120][0][48]= 6
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 22050 ||%%prop (SampleRate)= 24000)
;IDAC =%%eval (8*256); MDAC*DOSR
;IADC =%%eval (16*128); mAdc*AOSR
REG[100][0][48]= 8
REG[100][0][49]= 0
REG[120][0][48]= 8
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 16000)
;IDAC =%eval (8*384);MDAC*DOSR
;IADC =%%eval (24*128); mAdc*AOSR
REG[100][0][48]= 12
REG[100][0][49]= 0
REG[120][0][48]= 12
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 11025)
;IDAC =%%eval (8*512);MDAC*DOSR
;IADC =%%eval (332*128); mAdc*AOSR
REG[100][0][48]= 16
REG[100][0][49]= 0
REG[120][0][48]= 16
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 8000)
;IDAC =%eval (8*768);MDAC*DOSR
;IADC =%%eval (48*128); mAdc*AOSR
REG[100][0][48]= 24
REG[100][0][49]= 0
REG[120][0][48]= 24
REG[120][0][49]= 0
%endif

%%else // Asych 模式
REG[100][48]=%eval (Math.floor (%prop (miniDSP_A_cycles)/256)
REG[100][49]=%%prop (msp_floor (%64%DSP_dsp_cycles)[%64%/dsp_misf](%64%/dsp_misf_cycles

)[256]%[256]%64%/dsp_dsp_misf](%/dsp_misf_enquirs




)[256]%[256]%[256]%64%[256]%_dsp_dsp_dsp_dsp_dsp_dsp_dsp_misyclycles (%[256]%[256]%[256]%[256]%[256]%_dsp_dsp_dsp_dsp_m ;reg (0)(0)(0x3f => 63) DAC L&R DAC 加电 LDATA-LDAC RDATA-RDAC (软步进禁用)
REG[0][0][64]= 0x00 ;reg (0)(0)(0x40 => 64) DAC 左侧和右侧 DAC 取消静音、具有保护功能。 卷控制
寄存器[0][0][81]= 0xC2 ;reg (0)(0)(0x51 => 81) ADC 上电 ADC 左右通道(软步进禁用)
REG[0][0][82]= 0x00 ;reg (0)(0)(0x52 => 82) ADC 将 ADC 左右通道取消静音、L、R 精细增益=0dB

REG[0][1][27]= 0x33 ; REG(0)(1x1B=>27) LDAC -> HPL、RDAC -> HPR;打开 HPL + HPR
REG[0][1][59]= 0x00 ;reg (0)(1)(0x3b => 59) ADC 在增益为0dB
REG[0][1][60]= 0x00时撤消左麦克风 PGA 的静音 ;reg (0)(1)(0x3c => 60) ADC 在增益为0dB

REG[0][4][1]= 0时取消右麦克风 PGA 的静音 ;ASI1音频接口= I2S
REG[0][4][10]= 0 ;ASI1音频接口 WCLK 和 BCLK
REG[0][4][8]= 0x50 ;ASI1左侧 DAC 数据路径=左数据,ASI1右侧 DAC 数据路径=右数据
寄存器[0][4][23]= 0x05;ASI2_IN miniDSP_A_OUT_chI2 <L2,R2>
寄存器[0][4][24]= 0x50;<L1> = Channout <L1,R1> <L1>
<L1,R1>
<L1> ;ASI2_012_A=ASI400_ING_4]=ASI400_A804_DA_ING_4;ASI400_A804_A=ASI=<R1> <L1> =<R1> <L3,R3> ASI3_OUT_A72 <R1> =通道<R1>

%%if (%%prop (SynchMode)=1)
reg[100][0][20]= 0x00;禁用 ADC 双缓冲模式
reg[120][20]= 0x00;禁用 DAC 双缓冲模式
%%ELSE
REG[100][20]= 0x80]



;启用 ADC[120]双缓冲模式(ENP = 0x80]);启用双缓冲模式[20]
REG[0][0][11]= 0x82;NDAC = 2,分压器断电
%%endif 




系统设置 REG[]代码 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
REG[0][0][1]= 0x01 ;reg (0)(1)(0x00 => 0) S/W 复位
REG[0][0][4]= 0x33 ;ADC_CLKIN = PLL_MCLK、DAC_CLKIN = PLL_MCLK
REG[0][5]= 0x00 ;PLL_CLKIN = MCLK1
REG[0][0][6]= 0x91 ;P=1,R=1

;-----------------
;时钟和接口配置
;-----------------
;USB 音频支持8kHz 至48kHz 的采样率
;88.2kHz 至192kHz 的采样率需要外部音频接口
;---------------
%%if (%%prop (SampleRate)=176400 ||%%prop (SampleRate)=192000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 32 (MSB)
REG[0][0][14]= 0x20;DOSR = 32 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x20;AOSR = 32
%endif

%%prop (SampleRate)== 88200 ||%%prop (SampleRate)=96000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 64 (MSB)
REG[0][0][14]= 0x40;DOSR = 64 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x40;AOSR = 64
%endif

%%prop (SampleRate)==44100 ||%%prop (SampleRate)=48000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 128 (MSB)
REG[0][0][14]= 0x80;DOSR = 128 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x88;NADC Powerup mAdc = 8
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)==32000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x00;DOSR = 192 (MSB)
REG[0][0][14]= 0xc0;DOSR = 192 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x8c;NADC Powerup mAdc = 12
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)==22050 ||%%prop (SampleRate)=24000)
REG[0][0][7]= 0x08; P=1、R=1、J=8
REG[0][0][13]= 0x01;DOSR = 256 (MSB)
REG[0][0][14]= 0x00;DOSR = 256 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x90;NADC 上电 mAdc = 16
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=16000)
REG[0][0][7]= 0x18; P=1、R=1、J=24
REG[0][0][13]= 0x01;DOSR = 384 (MSB)
REG[0][0][14]= 0x80;DOSR = 384 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0x98;NADC Powerup mAdc = 24
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=11025)
REG[0][0][7]= 0x10; P=1、R=1、J=16
REG[0][0][13]= 0x02;DOSR = 512 (MSB)
REG[0][0][14]= 0x00;DOSR = 512 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0xa0;NADC Powerup mAdc = 32
REG[0][0][20]= 0x80;AOSR = 128
%endif

%%prop (SampleRate)=8000)
REG[0][0][7]= 0x18; P=1、R=1、J=24
REG[0][0][13]= 0x03;DOSR = 768 (MSB)
REG[0][0][14]= 0x00;DOSR = 768 (LSB)
REG[0][0][18]= 0x02;NADC 断电 NADC = 2
REG[0][0][19]= 0xb0;NADC Powerup mAdc = 48
REG[0][0][20]= 0x80;AOSR = 128
%endif
%%prop (同步模式)==1)
REG[0][0][11]= 0x02;NDAC = 2,分压器已关闭
%%ELSE
REG[0][0][11]= 0x82;NDAC = 2,分频器加电%endif


reg[0][0][8]= 0x00 ;D=0000 (MSB)
REG[0][0][9]= 0x00 ;D=0000 (LSB)
REG[0][0][12]= 0x88 ;reg (0)(0)(0x0c => 12) DAC 上电 MDAC = 8
reg [120][0][50]= 0x88 ;插值比率为8,FIFO =使能
REG[100][0][50]= 0xa4 ;抽取率为4、CIC AutoNorm =启用、FIFO =启用

%%%if (%prop (同步模式)=1)
REG[0][0][60]= 0x80 ;reg (0)(0)(0x3c => 60) DAC 编程模式、DAC 和 ADC 滤波器引擎一起加电
%%ELSE
REG[0][0][60]= 0x00 ;reg (0)(0)(0x3c => 60) DAC 编程模式、DAC 和 ADC 滤波器引擎未同时加电
%%endif

REG[0][0][61]= 0x00 ;reg (0)(0)(0x3D => 61) ADC 编程模式
REG[0][0][83]= 0x0;ADC vol 控制= 0dB
REG[0][0][84]= 0x0;ADC vol 控制= 0dB

REG[0][1][1]= 0x00 ;reg (0)(1)(0x01 => 0) 粗 AVDD 禁用
REG[0][1][3]= 0x00 ;reg (0)(1)(0x03 => 3) LDAC FIR
REG[0][1][4]= 0x00 ;reg (0)(1)(0x04 => 4) RDAC FIR
;REG[0][1][11]= 0x35 ; REG(0)(1)(0xB=>11) depop HP
reg[0][1][31]= 0x80 ; REG(0)(10x1F =>31) HP 处于以地为中心模式;HPL 增益0 dB
REG[0][1][32]= 0x00 ; REG(0)(1)(0x20=>32) HPR 独立增益0dB
REG[0][1][33]= 0x28 ; REG(0)(1)(0x21=>33) 电荷泵在 OSC./4
REG[0][1][34]= 0x33;0x3e 上运行 ; REG(0)(1)(0x22=>34) 设置 CP 模式
REG[0][1][35]= 0x10 ; REG(0)(1)(0x23=>35) 在 HP
REG[0][1][52]= 0x40时为 CP 加电 ;reg (0)(1)(0x34 => 52) 为左侧 P
REG[0][1][54]= 0x40选择 ADC IN1_L ;reg (0)(1)(0x36 => 54) 选择 ADC CM1是因为左侧 M
REG[0][1][55]= 0x40 ;reg (0)(1)(0x37 => 55) 为右侧 P
REG[0][1][57]= 0x40选择 ADC IN1_R ;reg (0)(1)(0x39 => 57) 为右侧 M
REG[0][1][121]= 0x33选择 ADC CM1 ;reg (0)(1)(0x79 => 121)麦克风输入的快速充电时间
reg[0][1][122]= 0x01 ;reg (0)(1)(0x7A => 122) Vref 充电时间- 40ms。

program_miniDSP_A
program_miniDSP_D

%%if (%%prop (miniDSP_A_Adaptive)= 1)
reg[40][0][1]= 0x04 ;ADC
%%endif
%%prop (miniDSP_D_Adaptive)==1)
reg[80][0][1]= 0x04的自适应模式 ;DAC
%%endif 的自适应模式

;IADC =%%prop (miniDSP_A_cycles) ;;IDAC
=%prop (miniDSP_D_CYCLES) ;

%%if (%%prop (同步模式)==1)
%%if (%%prop (SampleRate)=176400 ||%%prop (SampleRate)=192000)
;IDAC =%%eval (8*32);MDAC*DOSR
;IADC =%%eval (8*32);mAdc*AOSR
REG[100][0][48]= 1
REG[100][0][49]= 0
REG[120][0][48]= 1
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 88200 ||%%prop (SampleRate)= 96000)
;IDAC =%%eval (8*64);MDAC*DOSR
;IADC =%%eval (8*64);mAdc*AOSR
REG[100][0][48]= 2
REG[100][0][49]= 0
REG[120][0][48]= 2
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 44100 ||%%prop (SampleRate)= 48000)
;IDAC =%%eval (8*128); MDAC*DOSR
;IADC =%%eval (8*128); mAdc*AOSR
REG[100][0][48]= 4
REG[100][0][49]= 0
REG[120][0][48]= 4
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 32000)
;IDAC =%%eval (8*192);MDAC*DOSR
;IADC =%%eval (12*128); mAdc*AOSR
REG[100][0][48]= 6
REG[100][0][49]= 0
REG[120][0][48]= 6
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 22050 ||%%prop (SampleRate)= 24000)
;IDAC =%%eval (8*256); MDAC*DOSR
;IADC =%%eval (16*128); mAdc*AOSR
REG[100][0][48]= 8
REG[100][0][49]= 0
REG[120][0][48]= 8
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 16000)
;IDAC =%eval (8*384);MDAC*DOSR
;IADC =%%eval (24*128); mAdc*AOSR
REG[100][0][48]= 12
REG[100][0][49]= 0
REG[120][0][48]= 12
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 11025)
;IDAC =%%eval (8*512);MDAC*DOSR
;IADC =%%eval (332*128); mAdc*AOSR
REG[100][0][48]= 16
REG[100][0][49]= 0
REG[120][0][48]= 16
REG[120][0][49]= 0
%%endif
(%%prop (SampleRate)= 8000)
;IDAC =%eval (8*768);MDAC*DOSR
;IADC =%%eval (48*128); mAdc*AOSR
REG[100][0][48]= 24
REG[100][0][49]= 0
REG[120][0][48]= 24
REG[120][0][49]= 0
%endif

%%else // Asych 模式
REG[100][48]=%eval (Math.floor (%prop (miniDSP_A_cycles)/256)
REG[100][49]=%%prop (msp_floor (%64%DSP_dsp_cycles)[%64%/dsp_misf](%64%/dsp_misf_cycles

)[256]%[256]%64%/dsp_dsp_misf](%/dsp_misf_enquirs




)[256]%[256]%[256]%64%[256]%_dsp_dsp_dsp_dsp_dsp_dsp_dsp_misyclycles (%[256]%[256]%[256]%[256]%[256]%_dsp_dsp_dsp_dsp_m ;reg (0)(0)(0x3f => 63) DAC L&R DAC 加电 LDATA-LDAC RDATA-RDAC (软步进禁用)
REG[0][0][64]= 0x00 ;reg (0)(0)(0x40 => 64) DAC 左侧和右侧 DAC 取消静音、具有保护功能。 卷控制
寄存器[0][0][81]= 0xC2 ;reg (0)(0)(0x51 => 81) ADC 上电 ADC 左右通道(软步进禁用)
REG[0][0][82]= 0x00 ;reg (0)(0)(0x52 => 82) ADC 将 ADC 左右通道取消静音、L、R 精细增益=0dB

REG[0][1][27]= 0x33 ; REG(0)(1x1B=>27) LDAC -> HPL、RDAC -> HPR;打开 HPL + HPR
REG[0][1][59]= 0x00 ;reg (0)(1)(0x3b => 59) ADC 在增益为0dB
REG[0][1][60]= 0x00时撤消左麦克风 PGA 的静音 ;reg (0)(1)(0x3c => 60) ADC 在增益为0dB

REG[0][4][1]= 0时取消右麦克风 PGA 的静音 ;ASI1音频接口= I2S
REG[0][4][10]= 0 ;ASI1音频接口 WCLK 和 BCLK
REG[0][4][8]= 0x50 ;ASI1左侧 DAC 数据路径=左数据,ASI1右侧 DAC 数据路径=右数据
寄存器[0][4][23]= 0x05;ASI2_IN miniDSP_A_OUT_chI2 <L2,R2>
寄存器[0][4][24]= 0x50;<L1> = Channout <L1,R1> <L1>
<L1,R1>
<L1> ;ASI2_012_A=ASI400_ING_4]=ASI400_A804_DA_ING_4;ASI400_A804_A=ASI=<R1> <L1> =<R1> <L3,R3> ASI3_OUT_A72 <R1> =通道<R1>

%%if (%%prop (SynchMode)=1)
reg[100][0][20]= 0x00;禁用 ADC 双缓冲模式
reg[120][20]= 0x00;禁用 DAC 双缓冲模式
%%ELSE
REG[100][20]= 0x80]



;启用 ADC[120]双缓冲模式(ENP = 0x80]);启用双缓冲模式[20]
REG[0][0][11]= 0x82;NDAC = 2,分压器断电
%%endif 


系统设置 XML 
62. 
31. 
0.00000011920928955078125 
字符串 


RateAll 





主程序 


RateAll 





系统设置信息 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 



同步模式 
62. 
31. 
枚举 


RateAll 
禁用 




主程序 


RateAll 
禁用 




miniDSP_A 和 miniDSP_D 在同步模式下运行 

禁用 
使能 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
对 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
禁用 


include_iDSP 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
是的 




主程序 


RateAll 
是的 




支持 miniDSP 之间的数据传输 

否 
是的 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
是的 


miniDSP_A_D_Clock_Ratio 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
相等 




主程序 


RateAll 
相等 




miniDSP_A_CLK/miniDSP_D CLK 

相等 
2倍 
4倍 
0.5x 
0.25倍 


0 
1 
2. 
3. 
4. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
相等 


include_I2S_Capture_A 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
否 




主程序 


RateAll 
否 




指示 I2S_Capture_A 的用法 

否 
是的 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
否 


include_I2S_Capture_D 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
否 




主程序 


RateAll 
否 




指示 I2S_Capture_D 的用法 

否 
是的 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
否 


TargetStream 
32 
31. 
枚举 


RateAll 
主要 




主程序 


RateAll 
主要 





主要 
二次侧 
无 


0 
1 
2. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
主要 


InstanceID 
32 
31. 
字符串 


RateAll 
AIC3262App8x4x_1 



-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
AIC3262App8x4x_1 




Rate16 
AIC3262App8x4x 
黄色 
255. 
255. 
黄色 
90 
固态 
AIC3262App8x4x_1 
黑色 
AIC3262App8x4x_1 
204. 
144. 
错误 
错误 
对 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
无 
AIC3262D 
Type C 
AIC3262App8x4x 
512 
1536. 
1024 
3072 
错误 
16000人 
16000人 
6514. 
全部 
错误 
错误 


模型.Dec4xIn_1 
Dec4xIn_TI_v3 


InputChannels 
62. 
31. 
枚举 


RateAll 
0 




主程序 


RateAll 
0 





0 


0 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
对 
0 


OutputChannels 
62. 
31. 
枚举 


RateAll 
2. 




主程序 


RateAll 
2. 





2. 


2. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
对 
2. 


TargetProcessor 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
miniDSP_A 




主程序 


RateAll 
miniDSP_A 





miniDSP_A 
miniDSP_D 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
miniDSP_A 


同步模式 
62. 
31. 
枚举 


RateAll 
禁用 




主程序 


RateAll 
禁用 




miniDSP_A 和 miniDSP_D 在同步模式下运行 

禁用 
使能 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
对 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
禁用 


TargetStream 
32 
31. 
枚举 


RateAll 
主要 




主程序 


RateAll 
主要 





主要 
二次侧 
无 


0 
1 
2. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
主要 


InstanceID 
32 
31. 
字符串 


RateAll 
Dec4xIn_1 



-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
Dec4xIn_1 




AGC_Enable 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
禁用 




主程序 


RateAll 
禁用 





使能 
禁用 


128 
0 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
禁用 


VOLUME_Control_dB 
16. 
1 
0.5. 
QFixed 


RateAll 
20.0 




主程序 


RateAll 
20.0 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-12.0 
20.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
20.0 


左侧_细_增益 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
0dB 




主程序 


RateAll 
0dB 





0dB 
-0.1dB 
0.2dB 
-0.3dB 
-0.4db 
已静音 


0 
1 
2. 
3. 
4. 
8. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0dB 


RIGHT 精细增益 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
0dB 




主程序 


RateAll 
0dB 





0dB 
-0.1dB 
0.2dB 
-0.3dB 
-0.4db 
已静音 


0 
1 
2. 
3. 
4. 
8. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0dB 


α 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.00560283660888671875 




主程序 


RateAll 
0.00560283660888671875 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
错误 
错误 
1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.00560283660888671875 


1minus2alpha 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.9887943267822265625 




主程序 


RateAll 
0.9887943267822265625 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
错误 
错误 
2. 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.9887943267822265625 


energy_time_constant_ms 
62. 
31. 
0.000030517578125 
枚举 


RateAll 
2_ms 




主程序 


RateAll 
2_ms 





1_ms 
2_ms 
3_ms 
4_ms 
5_ms 
6_ms 
7_ms 
8_ms 
9_ms 
10_ms 
20_ms 
30_ms 
40_ms 
50_ms 
60_ms 
70_ms 
80_ms 
90_ms 
100_ms 
150_ms 
200_ms 
250_ms 
300_ms 
350_ms 


1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 
16. 
17. 
18 
19. 
20. 
21. 
22. 
23 
24 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
2_ms 


AGC_Target_Level 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
-10dB 




主程序 


RateAll 
-10dB 





-5.5dB 
-8.0dB 
-10dB 
-12dB 
-14dB 
-17dB 
-20dB 
-24dB 


0 
1 
2. 
3. 
4. 
5. 
6. 
7. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
-10dB 


AGC_GAIN_滞后 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
禁用 




主程序 


RateAll 
禁用 





禁用 
0.5dB 
1.0dB 
1.5dB 


0 
1 
2. 
3. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
禁用 


AGC_Hynesise_Setting 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
禁用 




主程序 


RateAll 
禁用 





1.0dB 
2.0dB 
4.0dB 
禁用 


0 
1 
2. 
3. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
禁用 


AGC_Noise_Threshold 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
-90dB 




主程序 


RateAll 
-90dB 





禁用 
-30dB 
-32dB 
-34dB 
-36dB 
-38dB 
-40dB 
-42dB 
-44dB 
-46dB 
-48dB 
-50dB 
-52dB 
-54dB 
-56dB 
-58dB 
-60dB 
-62dB 
-64dB 
-66dB 
-68dB 
-70dB 
-72dB 
-74dB 
-76dB 
-78dB 
-80dB 
-82dB 
-84dB 
-86dB 
-88dB 
-90dB 


-28. 
-30 
-32. 
-34. 
-36. 
-38. 
-40 
-42. 
-44. 
-46. 
-48. 
-50. 
-52. 
-54. 
-56. 
-58. 
-60. 
-62. 
-64 
-66 
-68 
-70 
-72. 
-74. 
-76. 
-78 
-80 
-82. 
-84. 
-86 
-88 
-90 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
2. 

0 
1 


0 
1 

Delay24位 
错误 
-90dB 


AGC_maximum_gain 
16. 
1 
0.5. 
QFixed 


RateAll 
0.0 




主程序 


RateAll 
0.0 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
58.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.0 


AGC_Attack_Time 
62. 
31. 
0.00000011920928955078125 
内部 


RateAll 
27. 




主程序 


RateAll 
27. 






1 
63. 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
27. 


AGC_Attack_Time_Factor 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
1个 




主程序 


RateAll 
1个 





1个 
2倍 
4倍 
8倍 
16倍 
32倍 
64倍 
128倍 


0 
1 
2. 
3. 
4. 
5. 
6. 
7. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
1个 


AGC_DECAY_TIME 
62. 
31. 
0.00000011920928955078125 
内部 


RateAll 
43. 




主程序 


RateAll 
43. 






1 
63. 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
43. 


AGC_DECAY_TIME_Factor 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
1个 




主程序 


RateAll 
1个 





1个 
2倍 
4倍 
8倍 
16倍 
32倍 
64倍 
128倍 


0 
1 
2. 
3. 
4. 
5. 
6. 
7. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
1个 


AGC_Noise_Debounce_Time 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
128x1WordCLK 




主程序 


RateAll 
128x1WordCLK 





0x1WordCLK 
4x1WordCLK 
8x1WordCLK 
16x1WordCLK 
32x1WordCLK 
64x1WordCLK 
128x1WordCLK 
256x1WordCLK 
512x1WordCLK 
1024x1WordCLK 
2048x1WordCLK 
4096x1WordCLK 
4096x2WordCLK 
4096x3WordCLK 
4096x4WordCLK 
4096x5WordCLK 
4096x6WordCLK 
4096x7WordCLK 
4096x8WordCLK 
4096x9WordCLK 
4096x10WordCLK 
4096x11WordCLK 
4096x12WordCLK 
4096x13WordCLK 
4096x14WordCLK 
4096x15WordCLK 
4096x16WordCLK 
4096x17WordCLK 
4096x18WordCLK 
4096x19WordCLK 
4096x20WordCLK 
4096x21WordCLK 


0 
1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 
16. 
17. 
18 
19. 
20. 
21. 
22. 
23 
24 
25 
26 
27. 
28. 
29. 
30 
31. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
128x1WordCLK 


AGC_Signal_Debbounce_Time 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
0x1WordCLK 




主程序 


RateAll 
0x1WordCLK 





0x1WordCLK 
4x1WordCLK 
8x1WordCLK 
16x1WordCLK 
32x1WordCLK 
64x1WordCLK 
128x1WordCLK 
256x1WordCLK 
512x1WordCLK 
1024x1WordCLK 
2048x1WordCLK 
2048x2WordCLK 
2048x3WordCLK 
2048x4WordCLK 
2048x5WordCLK 
2048x6WordCLK 


0 
1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0x1WordCLK 


AGC_GAIN_FLAG 
16. 
1 
0.5. 
QFixed 


RateAll 
0.0 




主程序 


RateAll 
0.0 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-12.0 
58.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.0 


AGC_HPF_n0 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.999988079071044921875 




主程序 


RateAll 
0.999988079071044921875 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
错误 
错误 
3. 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.999988079071044921875 


AGC_HPF_n1 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.0 




主程序 


RateAll 
0.0 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
错误 
错误 
4. 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.0 


AGC_HPF_D1 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.0 




主程序 


RateAll 
0.0 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
错误 
错误 
5. 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.0 




DSPCoefBlockStart1. 
62. 
31. 
内部 


RateAll 
0 



α 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
1 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
0 


DSPCoefBlockLength1 
62. 
31. 
内部 


RateAll 
1 



α 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
1 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage1 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister1. 
62. 
31. 
内部 


RateAll 
8. 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
8. 


I2CBook1. 
62. 
31. 
内部 


RateAll 
40 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
40 


DSPCoefBlockStart2. 
62. 
31. 
内部 


RateAll 
1 



1minus2alpha 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
2. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


DSPCoefBlockLength2. 
62. 
31. 
内部 


RateAll 
1 



1minus2alpha 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
2. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage2. 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister2. 
62. 
31. 
内部 


RateAll 
12. 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
12. 


I2CBook2. 
62. 
31. 
内部 


RateAll 
40 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
40 


DSPCoefBlockStart3. 
62. 
31. 
内部 


RateAll 
2. 



AGC HPF n0 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
3. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
2. 


DSPCoefBlockLength3. 
62. 
31. 
内部 


RateAll 
1 



AGC HPF n0 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
3. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage3. 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister3. 
62. 
31. 
内部 


RateAll 
16. 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
16. 


I2CBook3. 
62. 
31. 
内部 


RateAll 
40 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
40 


DSPCoefBlockStart4. 
62. 
31. 
内部 


RateAll 
3. 



AGC HPF n1 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
4. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
3. 


DSPCoefBlockLength4. 
62. 
31. 
内部 


RateAll 
1 



AGC HPF n1 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
4. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage4 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister4. 
62. 
31. 
内部 


RateAll 
20. 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
20. 


I2CBook4. 
62. 
31. 
内部 


RateAll 
40 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
40 


DSPCoefBlockStart5. 
62. 
31. 
内部 


RateAll 
4. 



AGC HPF D1 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
5. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
4. 


DSPCoefBlockLength5. 
62. 
31. 
内部 


RateAll 
1 



AGC HPF D1 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
5. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage5. 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister5. 
62. 
31. 
内部 


RateAll 
24 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
24 


I2CBook5. 
62. 
31. 
内部 


RateAll 
40 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
40 


Rate16 
12月4日 
黄色 
255. 
255. 
黄色 
90 
固态 
Dec4xIn_1 
黑色 
Dec4xIn_1 
252. 
312. 
错误 
错误 
对 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
无 
AIC3262D 
Type C 
AIC3262App8x4x 
512 
1536. 
1024 
3072 
错误 
16000人 
16000人 
5697 
全部 
错误 
错误 


model.iDSP_A_D_1 
iDSP_A_D_TI_v1 


InputChannels 
62. 
31. 
枚举 


RateAll 
2. 




主程序 


RateAll 
2. 





1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 
16. 


1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 
16. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
对 
2. 


OutputChannels 
62. 
31. 
枚举 


RateAll 
2. 




主程序 


RateAll 
2. 





1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 
16. 


1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 
16. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
对 
2. 


组件 VisibleFilter 
62. 
31. 
0.00000011920928955078125 
字符串 


RateAll 
非 GDE.GetProperty (GDE.GetFrameworkType).StartsWith ("AIC3262App8x4xArbiter") 




主程序 


RateAll 
非 GDE.GetProperty (GDE.GetFrameworkType).StartsWith ("AIC3262App8x4xArbiter") 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
非 GDE.GetProperty (GDE.GetFrameworkType).StartsWith ("AIC3262App8x4xArbiter") 


同步模式 
62. 
31. 
枚举 


RateAll 
禁用 




主程序 


RateAll 
禁用 




miniDSP_A 和 miniDSP_D 在同步模式下运行 

禁用 
使能 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
对 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
禁用 


TargetStream 
32 
31. 
枚举 


RateAll 
主要 




主程序 


RateAll 
主要 





主要 
二次侧 
无 


0 
1 
2. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
主要 


InstanceID 
32 
31. 
字符串 


RateAll 
iDSP_A_D_1 



-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
iDSP_A_D_1 




Rate16 
iDSP_A_D 
黄色 
255. 
255. 
黄色 
90 
固态 
iDSP_A_D_1 
黑色 
iDSP_A_D_1 
336. 
312. 
错误 
错误 
对 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
无 
AIC3262D 
Type C 
AIC3262App8x4x 
512 
1536. 
1024 
3072 
错误 
16000人 
16000人 
0 
全部 
错误 
错误 


模型.Int8xOut_1 
Int8xOut_TI_v1 


InputChannels 
62. 
31. 
枚举 


RateAll 
2. 




主程序 


RateAll 
2. 





2. 


2. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
对 
2. 


OutputChannels 
62. 
31. 
枚举 


RateAll 
0 




主程序 


RateAll 
0 





0 


0 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
对 
0 


TargetProcessor 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
miniDSP_D 




主程序 


RateAll 
miniDSP_D 





miniDSP_A 
miniDSP_D 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
miniDSP_D 


include_DRC 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
否 




主程序 


RateAll 
否 





否 
是的 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
否 


组件 VisibleFilter 
62. 
31. 
0.00000011920928955078125 
字符串 


RateAll 
在 GDE.GetProperty (GDE.GetFrameworkType)中不是'2x1x' 




主程序 


RateAll 
在 GDE.GetProperty (GDE.GetFrameworkType)中不是'2x1x' 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
在 GDE.GetProperty (GDE.GetFrameworkType)中不是'2x1x' 


同步模式 
62. 
31. 
枚举 


RateAll 
禁用 




主程序 


RateAll 
禁用 




miniDSP_A 和 miniDSP_D 在同步模式下运行 

禁用 
使能 


0 
1 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
错误 
对 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
禁用 


TargetStream 
32 
31. 
枚举 


RateAll 
主要 




主程序 


RateAll 
主要 





主要 
二次侧 
无 


0 
1 
2. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
主要 


InstanceID 
32 
31. 
字符串 


RateAll 
Int8xOut_1 



-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 
错误 
错误 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
Int8xOut_1 




DRC_Enable 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
禁用 




主程序 


RateAll 
禁用 





使能 
禁用 


96 
0 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
禁用 


VOLUME_Control_dB 
16. 
1 
0.5. 
QFixed 


RateAll 
20.0 




主程序 


RateAll 
20.0 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-63.5 
24.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
20.0 


α 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.00056959381103515625 




主程序 


RateAll 
0.00056959381103515625 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
对 
错误 
1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.00056959381103515625 


1minus2alpha 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.99886608123779296875 




主程序 


RateAll 
0.99886608123779296875 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
对 
错误 
2. 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.99886608123779296875 


energy_time_constant_ms 
62. 
31. 
0.000030517578125 
枚举 


RateAll 
20_ms 




主程序 


RateAll 
20_ms 





1_ms 
2_ms 
3_ms 
4_ms 
5_ms 
6_ms 
7_ms 
8_ms 
9_ms 
10_ms 
20_ms 
30_ms 
40_ms 
50_ms 
60_ms 
70_ms 
80_ms 
90_ms 
100_ms 
150_ms 
200_ms 
250_ms 
300_ms 
350_ms 


1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 
16. 
17. 
18 
19. 
20. 
21. 
22. 
23 
24 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
20_ms 


DRC_滞后 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
3dB 




主程序 


RateAll 
3dB 





0dB 
1dB 
2dB 
3dB 


0 
1 
2. 
3. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
3dB 


DRC_Threshold_dBFS 
62. 
31. 
0.00000011920928955078125 
内部 


RateAll 
-24岁 




主程序 


RateAll 
-24岁 






-24岁 
-3. 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
3. 

0 
1 


0 
1 

Delay24位 
错误 
-24岁 


DRC_HOLD_TIME_WordCLK 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
0 




主程序 


RateAll 
0 





0 
32 
64 
128 
256 
512 
1024 
2048 
4096 
2x4096 
4x4096 
8x4096 
16x4096 
32x4096 
64x4096 
128x4096 


0 
1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0 


DRC_Attack_RATE _perWCLK 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
1div1024dB 




主程序 


RateAll 
1div1024dB 





4dB 
2dB 
1dB 
0.5dB 
0.25dB 
0.125dBperWCLK 
1div16dB 
1DIVS 32dB 
1div64dB 
1DIVS 128dB 
1DIO256dB 
1div512dB 
1div1024dB 
1div2048dB 
1DIO4096dB 
1div8192dB 


0 
1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
1div1024dB 


DRC_DECAY_RATE _perWCLK 
62. 
31. 
0.00000011920928955078125 
枚举 


RateAll 
1DIO4096dB 




主程序 


RateAll 
1DIO4096dB 





1div64dB 
1DIVS 128dB 
1DIO256dB 
1div512dB 
1div1024dB 
1div2048dB 
1DIO4096dB 
1div8192dB 
1DIU16384dB 
1div32768dB 
1DIV 65536dB 
1DIO131072dB 
1div262144 
1div524288 
1div1048576dB 
1div2097152dB 


0 
1 
2. 
3. 
4. 
5. 
6. 
7. 
8. 
9. 
10. 
11. 
12. 
13. 
14. 
15. 

-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
错误 
错误 
-1 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
1DIO4096dB 


HPF_n0 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.999725341796875 




主程序 


RateAll 
0.999725341796875 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
错误 
错误 
3. 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.999725341796875 


HPF_n1 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
-0.999725341796875 




主程序 


RateAll 
-0.999725341796875 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
错误 
错误 
4. 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
-0.999725341796875 


HPF_D1 
24 
23 
0.00000011920928955078125 
QFixed 


RateAll 
0.999481201171875 




主程序 


RateAll 
0.999481201171875 






-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

-1.0 
0.999988079071044921875 
错误 
错误 
错误 
5. 
-1 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
错误 
0.999481201171875 




DSPCoefBlockStart1. 
62. 
31. 
内部 


RateAll 
0 



α 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
1 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
0 


DSPCoefBlockLength1 
62. 
31. 
内部 


RateAll 
1 



α 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
1 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage1 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister1. 
62. 
31. 
内部 


RateAll 
8. 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
8. 


I2CBook1. 
62. 
31. 
内部 


RateAll 
80 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
80 


DSPCoefBlockStart2. 
62. 
31. 
内部 


RateAll 
1 



1minus2alpha 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
2. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


DSPCoefBlockLength2. 
62. 
31. 
内部 


RateAll 
1 



1minus2alpha 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
2. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage2. 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister2. 
62. 
31. 
内部 


RateAll 
12. 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
12. 


I2CBook2. 
62. 
31. 
内部 


RateAll 
80 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
80 


DSPCoefBlockStart3. 
62. 
31. 
内部 


RateAll 
2. 



HPF n0 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
3. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
2. 


DSPCoefBlockLength3. 
62. 
31. 
内部 


RateAll 
1 



HPF n0 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
3. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage3. 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister3. 
62. 
31. 
内部 


RateAll 
16. 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
16. 


I2CBook3. 
62. 
31. 
内部 


RateAll 
80 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
80 


DSPCoefBlockStart4. 
62. 
31. 
内部 


RateAll 
3. 



HPF n1 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
4. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
3. 


DSPCoefBlockLength4. 
62. 
31. 
内部 


RateAll 
1 



HPF n1 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
4. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage4 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister4. 
62. 
31. 
内部 


RateAll 
20. 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
20. 


I2CBook4. 
62. 
31. 
内部 


RateAll 
80 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
80 


DSPCoefBlockStart5. 
62. 
31. 
内部 


RateAll 
4. 



HPF D1 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
5. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
4. 


DSPCoefBlockLength5. 
62. 
31. 
内部 


RateAll 
1 



HPF D1 


-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
对 
对 
错误 
5. 
0 
-1 
-1 
1 

0 
1 


0 
1 

Delay24位 
对 
1 


I2CPage5. 
62. 
31. 
内部 


RateAll 
1 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
1 


I2CRegister5. 
62. 
31. 
内部 


RateAll 
24 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
24 


I2CBook5. 
62. 
31. 
内部 


RateAll 
80 





-2147483648 
2147483647 
-1.7976931348623157E+308 
1.7976931348623157E+308 

-4. 
0 


3. 
536870911 

0.0 
0.0 
错误 
对 
错误 
0 
0 
0 
0 
1 

0 
1 


0 
1 

Delay24位 
错误 
80 


Rate16 
内部8xOut 
黄色 
255. 
255. 
黄色 
90 
固态 
Int8xOut_1 
黑色 
Int8xOut_1 
420 
312. 
错误 
错误 
对 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
无 
AIC3262D 
Type C 
AIC3262App8x4x 
512 
1536. 
1024 
3072 
错误 
16000人 
16000人 
5021. 
全部 
错误 
错误 




模型.Dec4xIn_1 
model.iDSP_A_D_1 
模型.Dec4xIn_1_out 
model.iDSP_A_D_1.Ch1_IN 

335.999969 
323.999969 


276. 
324. 

黑色 
2. 
model.iDSP_A_D_1.Ch1_IN 
模型.Dec4xIn_1_out 
model.iDSP_A_D_1 
模型.Dec4xIn_1 
错误 
全部 
iDSP_A_D_TI_v1 
Dec4xIn_TI_v3 


model.iDSP_A_D_1 
模型.Int8xOut_1 
model.iDSP_A_D_1.Ch1_OUT 
模型.Int8xOut_1_In 

359.999969 
323.999969 


420 
324. 

黑色 
2. 
model.iDSP_A_D_1.Ch1_OUT 
模型.Int8xOut_1_In 
model.iDSP_A_D_1 
模型.Int8xOut_1 
错误 
全部 
Int8xOut_TI_v1 
iDSP_A_D_TI_v1 


model.iDSP_A_D_1 
模型.Int8xOut_1 
model.iDSP_A_D_1.Ch2_OUT 
模型.Int8xOut_1_Ch2_In 

420 
336. 


359.999969 
335.999969 

黑色 
2. 
模型.Int8xOut_1_Ch2_In 
model.iDSP_A_D_1.Ch2_OUT 
模型.Int8xOut_1 
model.iDSP_A_D_1 
错误 
全部 
Int8xOut_TI_v1 
iDSP_A_D_TI_v1 


模型.Dec4xIn_1 
model.iDSP_A_D_1 
模型.Dec4xIn_1_Out 
model.iDSP_A_D_1.Ch2_IN 

276. 
336. 


335.999969 
335.999969 

黑色 
2. 
模型.Dec4xIn_1_Out 
model.iDSP_A_D_1.Ch2_IN 
模型.Dec4xIn_1 
model.iDSP_A_D_1 
错误 
全部 
iDSP_A_D_TI_v1 
Dec4xIn_TI_v3 







0 
0 


1000 
800 

0 
0 
1000 
800 

&F 


&d &T 
&p/&P 

白色 
PowderBlue 
Rate16 
Rate16 
错误 
错误 
对 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
主程序 
基极 

基极 



1 


主程序 
Rate16 
错误 
错误 
对 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
错误 
对 


错误 

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Michal、  

    您能否只附加您的.h 和.pfw 文件? 不要复制粘贴任何内容  

    此致、

    -Steve Wilson