我有8个 SRC4382实例。
8个实例之间 TX 输出引脚(在 XLR 端)的相位差测量值大多为零、这是我所期望的、因为对于8个 IC、MCLK、LRCLK 和 BCK 是相同的。 所有8个 IC 的寄存器设置都是相同的。 但是、有时、如果我拔下其中一个输出并重新插入、我会得到75度的相位差。 这种意外相位差的原因是什么?
供参考、我们将使用相位范围比较 XLR 输出。
谢谢、
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我有8个 SRC4382实例。
8个实例之间 TX 输出引脚(在 XLR 端)的相位差测量值大多为零、这是我所期望的、因为对于8个 IC、MCLK、LRCLK 和 BCK 是相同的。 所有8个 IC 的寄存器设置都是相同的。 但是、有时、如果我拔下其中一个输出并重新插入、我会得到75度的相位差。 这种意外相位差的原因是什么?
供参考、我们将使用相位范围比较 XLR 输出。
谢谢、
您好 Phyllis、
我想不出为什么 SRC 上输出引脚的相位会通过断开 XLR 电缆而发生不规则变化的原因。 除非您使 DIT 过载、否则更改输出上的负载对 DIT 操作没有影响。 除非您更改有关输入或参考时钟偏移的内容、并且器件必须重新锁定、否则我不明白这种情况的发生原因。 在接收器端、如果您在传输过程中捕获到数据、并且状态位和其他非音频数据落在错误的位置、则需要一些额外的周期来锁定和正确解读数据、这表现为该通道的明显延迟?
所有器件上的任何给定通道都会发生这种情况、还是特定于1个器件?
最棒的
Zak