请告诉我开始和结束序列。
我想通过上电复位开始和结束。
根据数据表 P.81、在内部 LDO 的电压值为1.5V 且[LDO_Good ]标志设置为高电平后、时钟会以16个脉冲进行数字复位。
请告诉我上电复位的阈值电压。
DVDD:_V
AVDD:_V
IO VDD:_V
低于阈值多少秒可重置?
时间:
[作为条件]
-请勿输入 MCLK 并使用来自 bck 的内部 PLL。
-INT 引脚被10kΩ Ω 下拉。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
请告诉我开始和结束序列。
我想通过上电复位开始和结束。
根据数据表 P.81、在内部 LDO 的电压值为1.5V 且[LDO_Good ]标志设置为高电平后、时钟会以16个脉冲进行数字复位。
请告诉我上电复位的阈值电压。
DVDD:_V
AVDD:_V
IO VDD:_V
低于阈值多少秒可重置?
时间:
[作为条件]
-请勿输入 MCLK 并使用来自 bck 的内部 PLL。
-INT 引脚被10kΩ Ω 下拉。
大家好、Zak-San
省电不是目的。
当电源电压设置为 ON→OFF→ON 时、我担心阈值电压、因为我希望在复位后启动。
我知道内部 LDO 电压复位为1.5V。
无论 IO VDD 是3.3V 还是1.8V、内部 LDO 输出1.8V 是否具有相同的1.8V 电压输出?
我想知道外部电源(DVDD / IO VDD / A VDD)与内部 LDO 的输出电压之间的关系。
您好!
好的。
让我检查3个点。
1.我知道 PCM1860-Q1的上电复位由图69中的[数字复位]控制。 正确吗?
2.当[OSC 时钟]为16个时钟时、[数字复位]似乎被取消。 是否可以理解在[OSC 时钟]停止时应用了[数字复位]?
3.如果您在 bck 内制作一个带有 PLL 的 SCK 而不是从 OSC / SCK 输入、是否可以理解[OSC 时钟]在 bck 被输入后启动?