This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1794A:DF 旁路模式的操作

Guru**** 2393725 points
Other Parts Discussed in Thread: PCM1794A

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/957068/pcm1794a-operation-of-df-bypass-mode

器件型号:PCM1794A

尊敬的 TI 团队

我想问一下 PCM1794A。

我们的客户正在考虑在 DF-Bypass 模式下使用 PCM1794A。
我想请您告诉我以下内容。

我们的客户正在尝试使用以下设置
(采样周期为128kHz)
・SCK:32.768MHz
・BCK:8.192MHz
・WDCK:128kHz
数据表中未提及上述频率、但上述设置是否存在任何问题?
(是否可以通过根据数据表中的外部数字滤波器应用时序要求进行计算来使用上述频率?)

关于 DF 旁路模式、我检查了数据表以查看输出波形是什么样的、但没有参考测量波形。
DF 旁路模式下是否有任何输出波形数据?
(我想知道它是在恒定电压下输出还是在特定频率下振荡。)

此致、
是的、奥特伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Y.Ottey、

    这些值适用于外部滤波器模式。  请注意、每个样本的 bck 时钟可能不需要64位。

    此模式旁路了器件内部的数字滤波器、因此我们建议您以所需的4倍或8倍采样率操作外部滤波器。  Δ-Σ 调制器的输出绝不是真正恒定的。  输出进行过采样、以在输出端创建平均值。  通过对输出进行滤波、您不会看到输出上的这种快速切换。

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paul

    感谢 你的答复。

    我想提出补充问题。

    "我们建议您以所需的4倍或8倍采样率操作外部滤波器。"

    如上所述、是否可以识别它是使用外部滤波器器件执行的、这是下图中的红色圆圈?
    此外、应将什么值设置为采样率的4倍或8倍?


    "通过对输出进行滤波、您不会看到输出上的这种快速切换。"

    如上所述、在 DF-Bypass 模式下、输出侧是否需要外部滤波器电路?
    此外、如果输出侧没有外部滤波器电路、PCM1794A 的输出是否会确认您所描述的快速开关?
    (输出波形是否看起来像在振荡?)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Y.Ottey、

    如果您使用 FS = 128ksps 的外部 DF 模式、则会看到模拟性能类似于使用 FS 为16ksps 或32ksps 的内部 DF 模式。  

    输出滤波器用于消除 Δ-Σ 调制器的开关噪声、这看起来输出噪声很大。  它可能不应被描述为"振荡"、而是与 PWM 输出类似。

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好、Frost

    我想提出补充问题。

    DF 旁路模式下的音频格式如下图所示。
    我们的客户在数据的 MSB 位于 WDCK (红线部分)上升之后的情况下使用它。 (WDCK = 128kHz、BCK = 8.192MHz)

    这种用法是否正常?

    我们的客户处于以下情况(如果您愿意、请将波形作为私人消息发送。)

    (1)当输入信号时、当输出变为恒定电压且 DF 旁路模式设置为 Disenable 时、输出将按预期以恒定电压输出。
    (2)当输入与(1)相同的信号且 DF-Bypass 模式启用时、输出振荡波形(它未达到恒定电压)。

    如果我将 DF 旁路模式从禁用更改为启用、是否会发生上述现象?

    此致、

    是的、奥特伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Y.Ottey、

    1.他们是否只使用16位数据? 该器件将在 WDCK 下降沿之前锁存最近的24位。  它们是否在 WDCK 的上升沿之后恰好提供24位数据?  

    他们能否分享数据格式和 DAC 输出的示波器截图?  

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您可以将图像发送到 frost@ti.com。

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Paul

    感谢您的回复和电子邮件地址。
    我们目前正在要求客户测量音频格式。

    我还有一个问题要问。
    1.我将再次询问您,例如,“格式”是否可以与具有以下设置的数字 FIFO 旁路(DF 旁路模式)一起使用?
    ・μ s 采样率:128kHz
    ・SCK:32.768MHz
    ・BCK:8.192MHz
    ・WDCK:128kHz

    我认为最好将采样率更改为32kHz (WDCK÷4)或将 BCK 更改为4.096MHz (128kHz x 32)。

    2.将格式从 I2S 或标准更改为 Defital 滤波器旁路时,是否不仅需要更改引脚设置,还需要更改上述频率设置?

    此致、
    是的、奥特伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paul

    我收到了客户的请求、要求在测量音频格式之前找到我发布的其他问题的答案。
    如果你能尽快得到答复,我会很高兴。

    此致、
    是的、奥特伊

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Y.Ottey、

    在本例中、我认为 bck = 32×WDCK 是最好的。  从技术上讲、它们可以使用64×WDCK、但这不需要在有效右对齐24位时钟。

    2.外部模式仅在单声道模式下操作器件。  因此、假设 bck = 64×WDCK/LRCK、您不一定需要更改速率。

    谢谢、

    Paul