This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] OPA1622:OPA1622使能引脚行为

Guru**** 2398695 points
Other Parts Discussed in Thread: OPA1622, SN74LVC1G18

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/833401/opa1622-opa1622-enable-pin-behaviour

器件型号:OPA1622

尊敬的 TI 社区:

关于 OPA1622放大器的使能引脚、我有更简单的问题。

在我的设计中、我将使用多路信号分离器2:1 IC 在两对 OPA1622之间切换使能信号。
我在此  工作中选择了 SN74LVC1G18 -此多路信号分离器的输入将始终处于高电平状态(输入将由电压监控器进行加速、让我们考虑电压将处于范围内//监控器输出将上拉至5VDC)。

因为我想避开继电器等。我的问题是、我选择了正确的解决方案、还是可能应该考虑不同的方法?
另一个问题是、如果我使用高状态信号来打开一个 OPA1622、 高阻抗关断状态是否会将其关闭?

使用 高阻抗关断状态来关断这种芯片是否安全?
或者、在信号处于高阻抗状态时、我可能应该为该信号添加一些下拉电阻器?


感谢你的帮助。
祝你度过美好的一天!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Mateusz、

    感谢您的发帖、我可以为您提供帮助。

    OPA1622上的使能(EN)引脚定义为两种状态、即 VEN≤0.78V (关断模式)和 VEN≥0.82V (已启用)。 这些阈值电平以器件接地引脚为基准。  使能引脚可由系统控制器、分立式逻辑门的 GPIO 引脚驱动、也可直接连接到 V+电源。 请勿使使使能引脚悬空、因为会阻止启用放大器。 同样、不要将用于控制使能引脚的 GPIO 引脚置于高阻抗状态、因为这种放置方式也会阻止放大器被启用。

    此外、请确保 EN 引脚上的电压不超过数据表表表6.1中所述的电源建议值。

    Tamara

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    因此、如果我希望禁用 OPA1622、那么从技术角度而言、使 EN 引脚成为高阻抗状态是一个好主意?
    因为使用此多路信号分离器 IC 没有其他方法可以使其与众不同。

    如果有更好的方法,请通知我;)

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Mateusz、

    准确地说、将使能(EN)引脚置于高阻抗将禁用该引脚。  

    Tamara