This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3104-Q1:模拟输出失真。

Guru**** 2482225 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/866513/tlv320aic3104-q1-analog-output-is-distorted

器件型号:TLV320AIC3104-Q1

尊敬的团队:

14 引脚的输入波形(信号端)与右图(Vpp=0.9V)一样、此时模拟输出的波形失真、如左图所示。 当我们将输入的 Vpp 降低到0.65V 时、模拟输出的波形就会变得正常而不会出现失真。 输入的 Vpp 是否有任何限制?

谢谢、此致、

雪利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sherry、

    在 SE 模式下、数据表规格最大输入为2Vpp。 我们通常会看到~.8dB 的正增益误差、这会将输入降低至~1.82Vpp。

    由于您展示的是模拟输入和模拟输出、客户是否使用了旁路路径?

    此致、

    Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Aaron、

    否、它们使用模拟输入和模拟输出来确定失真来自哪里? 信号通过 ADC 和 DAC。

    谢谢、此致、

    雪利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sherry、

    您能否共享寄存器配置以及完整的编解码器原理图。 您提供的原理图仅显示一部分。

    此致、

    Aaron

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Aaron、

    感谢您的回复!

    原理图如下所示、关于寄存器配置、我明天将更新、

    谢谢、此致、

    雪利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Aaron、

    当客户将第0页15和16寄存器从0x14更改为0x0C 时、失真消失。

    当寄存  器15 (PAGE 0)= 0x14且寄存器16 (PAGE 0)= 0x14时、模拟输出如下所示、最大电压约为2.5V、小于3.3V (DAC 的电源)、但我不知道该波形为什么会失真。

    当寄存器15 (PAGE 0)=0x0C 且寄存 器16 (PAGE 0)=0x0C 时、模拟输出如下、失真消失。

    谢谢、此致、

    雪利

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sherry、

    正如我在上面提到的、最大输入为2Vpp。 通过设置寄存器15和16 = 0x14、增益被设定为10dB、这将使.9Vpp 超过2Vpp 限制。  

    此致、

    Aaron。