This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC23B:关于 TLV320AIC23B 的模拟线路输入2线路输出旁路模式 THD,AVDD=2.7V

Guru**** 2482225 points
Other Parts Discussed in Thread: TLV320AIC23B

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/865511/tlv320aic23b-regarding-tlv320aic23b-s-analog-line-input-2-line-output-bypass-mode-thd-under-avdd-2-7v

器件型号:TLV320AIC23B

主题:音频编解码器,关于 AVDD=2.7V 时 TLV320AIC23B 的模拟线路输入2线路输出旁路模式 THD

TI FAE:

主席/女士:

我是否可以向您咨询有关 TLV320AIC23B 音频编解码器在 AVDD=2.7V 下的 THD 的一个问题,该问题适用于从模拟线路输入到线路输出、旁路模式?

以下是 TLV320AIC23B 数据表中的表格副本:(请参阅附件)

2.3.3 模拟线路输入到线路输出(旁路)

在旁路模式下、模拟线路输入到模拟线路输出、AVDD=2.7V、测试条件如下所示:

输入模拟信号频率= 1kHz、信号电平为0dB。

如果我们将0dB 振幅视为输出电平、这意味着输出电平应等于1.0Vrms。

但是、在 AVDD=2.7V 的条件下、1.0Vrms 的输出意味着2.828Vpp (Peak2Peak 值)。

这意味着模拟输出电平甚至高于 AVDD=2.7V。

因此、在2.828Vpp 的输出电平下会发生严重失真。

由于输出电平幅度过大、因此达到芯片的非线性区域。

在这种情况下、-86dB 读数的典型值令人难以置信! (根据表2.3.3,它是-86dB)

如上表2.3.3所示、请参阅红色矩形中的旁路模式条件。

 

为了确认这一点、我们使用 TLV320AIC23EVM2工作台板来测试 TLV320AIC23B 编解码器芯片、并使用针对旁路模式的寄存器设置、AVDD=2.7V、模拟输出电平= 1Vrms 等。 结果相当糟糕、THD 仅为-24.5dB (不是接近-86dB 的值)。 它证明了我们对这种情况的关注----由于幅度过大而引起严重失真。

请参阅以下 EVM2测试的 AP 分析器结果:我们能否说数据表中显示的该典型值不正确?

e2e.ti.com/.../Regarding-TLV320AIC23B-Bypass-Mode-AVDD2.7V-THD-Value.docx

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    用户、  

    这是测量误差。  

    您可以看到、在 AVDD=3.3V 时、ADC 满量程输入范围为1VRMS、但在2.7时、这不是满量程范围。  满量程范围随 AVDD 线性跟踪。  DAC 也是如此(请参阅数据表中的第3.2.3节) 、这意味着当 AVDD = 2.7V 时、0dB 输入应与 AVDD = 2.7V 时 ADC 的满量程输入匹配。 请尝试此操作并返回给我。  

    该编解码器是近20年前设计的、有些奇怪的时代比其他的时代更好。  我们绝大多数的编解码器产品系列都具有用于 ADC/DAC 电源  的内部 LDO、这使我们能够在 AVDD 范围内保持基准(满量程输入/输出电压)恒定。

    此致、

    -Steve Wilson