This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1802:关于系统时钟的占空比条件

Guru**** 2390755 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1178698/pcm1802-about-the-duty-ratio-condition-of-the-system-clock

器件型号:PCM1802

大家好、

系统时钟中未指定占空比、但只要观察到7ns 的最小脉宽、任何占空比是否存在任何问题?
如果是、可接受的占空比范围是多少?
此外、是否正确地将电源电压(3.3V)的50%用作占空比的参考值?

此致。
Ryu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您在系统中期望的时钟特性是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sanjay、

    我想知道操作和声音质量不受影响的范围。

    此致。
    Ryu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     支持49.15Mhz 的 SCKI。  

    这是20ns

    或7ns 高电平时间+7ns 低电平时间+3ns 上升时间+3ns 下降时间。

     我建议将最短高电平时间设置为7ns+rise + fall 3ns。 低电平时间可以根据时序的需要更长。

    对于3.3V 电源、VH=2V。 Vlow=0.8V

       

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Sanjay、

    感谢您的回复。
    因此、只要满足高时间要求、就不用考虑使用多少占空比?

    此致。
    Ryu

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    此致