This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320DAC3100:如何在 TDM 模式下进行配置

Guru**** 2479685 points
Other Parts Discussed in Thread: TLV320DAC3100

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1189013/tlv320dac3100-how-to-configure-in-tdm-mode

器件型号:TLV320DAC3100

大家好、

TLV320DAC3100似乎支持 TDM 操作。 但我注意到没有关于寄存器设置 TDM 模式的内容。 您能否告诉我如何将器件设置为 TDM 模式?

如果您有一个与设置 TDM 模式相关的示例.c 代码、请与我分享。

谢谢你。

Jay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jay、

    在这种情况下、您可以选择 DSP 模式"01"。 这些术语基本上是相同的。

    请分享您的输入时钟详细信息、我可以根据这些建议一些示例配置、下面列出了我需要的值:

    • BCLK 频率
    • WCLK 频率
    • 通道数
    • 每通道位数(用于确认 BCLK 与 WCLK 之比)
    • MCLK 频率(如果使用)

    此致、
    -Ivan Salazar
    应用工程师

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Ivan、

    很抱歉耽误你的回答。 以下是您请求的一些信息。

    • BCLK 频率:48kHz * 16位* 4ch = 3.072MHz
    • WCLK 频率:48kHz
    • 通道数:4通道(tdm-slot-num)
    • 每通道位数(用于确认 BCLK 与 WCLK 之比):16位(tdm-slot-width)
    • MCLK 频率(如果使用):256fs * 48kHz * 4ch = 49.152MHz

    他们还说、他们已按以下代码配置49.152MHz、但无法正常工作。

    您能否发送一个示例配置代码来处理上述客户请求的输入 CLKS?

    谢谢、

    Jay

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Jay、

    鉴于 MCLK = 49.152MHz、我认为他们实际上不需要启用 PLL、所以他们是否可以尝试使用这些值?

    • PLL 被禁用
    • NDAC = 2
    • MDAC = 4
    • DOSR = 128

    从您共享的配置列表中、第一列是 MCLK 值、我看不到其中任何一个值为49.152MHz。

    此致、
    -Ivan Salazar
    应用工程师