This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TAS2505:I2S 从模式最大上升和下降时间

Guru**** 2387060 points
Other Parts Discussed in Thread: TAS2505
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1230218/tas2505-i2s-slave-mode-maximum-rise-and-fall-time

器件型号:TAS2505

尊敬的论坛:

我正在使用具有3.3V IO 的 I2S 从模式下的 TAS2505、它运行良好。 我以512kHz 的频率运行 BCLK、以4.096MHz 的频率运行 MCLK。 BCLK 的上升沿如下面的示波器布线中所示。

MCLK、WCLK 和 DIN 输入转换看起来都与此类似。 我很高兴地说、信号看起来非常干净、并且对于设置和保持时间有足够的裕度。 但是、如图所示、从30%到70%的上升时间为4.4ns。 下降时间也为4.4ns。 遗憾的是、这并不是严格符合数据表的要求、数据表在第6.7节中指定了最大上升和下降时间4ns。

我是否可能会因为我的信号太慢而在我的应用中出现某种类型的故障?

感谢你的帮助。

此致、

加文。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Gavin、您好!

    我首先要说是的、4ns 是我认为可在所有软件配置中以最高时钟速度工作的器件。  您的 MCLK 频率是多少?

    您的测量是否因示波器探头的电容而存在偏差?  对于 X10、这些电容通常约为15pF。  这可能会让您的时间少于4个小时。。

    -杰夫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jeff:

    感谢您的快速回复。

    我以4.096MHz 的频率运行 MCLK、 我使用的是电容为1pF、带宽为1GHz 的 FET 探头、因此它应该是相当准确的信号视图。 而是在我的实验练习中在工作台上运行、因此在更极端的情况下、边缘可能会变慢。

    我正在使用的处理器可能有一些用于加速边沿的选项。 然而、考虑到时钟频率的低程度、软边沿看起来很完美、并提供了大量的设置和保持裕度。 我不想在没有充分理由的情况下锐化边缘、因为这可能会在我的模拟电路中增加噪声。  

    为什么 TAS2505指定了这样快的边沿、以及在 MCLK 频率低至4MHz 时是否有必要使用此规格?

    此致、

    加文。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Gavin、您好!

    由于您处于从模式、我将放弃 MCLK 而仅输入 BCLK、WCLK、DIN。   可以对器件进行编程、以便 PLL 锁定到运行速度较慢的 BLK。   

    通常、会影响器件噪声的计时是 CLK 抖动。  但是、由于它是内部生成的 PLL、因此这也不会是问题。

    我同意不加速发展。

    -杰夫

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jeff:

    对于反应缓慢表示歉意-我被要求执行另一项任务。

    感谢你的评分 不过、我在努力突破数据表要求、所以尝试在处理器中针对 MCLK 和 BLCK 信号配置更快的驱动器(慢速->中等)。 这将上升/下降时间减少到了1.5ns、并且边沿看起来仍然非常干净。 我无法检测模拟电路中的任何明显噪声、因此我计划使用此解决方案。

    再次感谢您的帮助。

    此致、

    加文。