This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TPA6304-Q1:如何避免 PVDD 意外断电期间出现噼啪噪声

Guru**** 2463330 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1284560/tpa6304-q1-how-to-avoid-pop-noise-during-unexpected-power-outage-of-pvdd

器件型号:TPA6304-Q1

团队成员

是否有任何 机制或控制方法可防止 PVDD 意外断开时出现噼啪噪声? 在这种情况下、没有足够的时间写入寄存器或控制待机引脚。

谢谢!

此致

10月25日

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Joe:

    无法控制会意外丢失 PVDD 的输出。  我们无法保证它不会弹出。

    此致、
    S·格雷格

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Scott、您好

    是否  可将任何电路添加到 原理图以避免噼啪噪声?

    谢谢!

    此致

    10月26日

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Joe!

    您可以尝试一个电路在 PVDD 欠压保护起作用之前通过 GPIO 强制实现静音。  这取决于 PVDD 的下降速度、以及在 PVDD 欠压保护强制输出端具有 Hi-Z 之前器件静音的速度。

    此致、
    S·格雷格

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Scott、您好

    我尽量在6304待机引脚上添加"与"逻辑门、并扩大6304 PVDD 的输入电容。 &逻辑具有两个输入、一个是 MCU 控制逻辑、另一个是由电阻器电网采样的输入电压。 当 PVDD 断开连接时、输入电压信号可以快速上拉至0、 但6304 PVDD 可以由电容器保持一段时间、我将尝试这种设计是否可以避免突然消失。

    谢谢!

    此致

    10月31日

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Joe:

    听起来很有趣。  希望您的测试成功。

    此致、
    S·格雷格