This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TAC5142:时钟生成/控制器模式

Guru**** 2382480 points
Other Parts Discussed in Thread: TAC5142
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1331740/tac5142-clock-generation-controller-mode

器件型号:TAC5142

对于 TAC5142、我们认为内部 PLL 将通过 fsync 和 BCLK 的组合自动生成内部时钟、如"无需主机编程"中所述。 是这样吗?

在表8-6中描述的控制器运行模式下、从 TAC5142生成 BCLK 和 fsync 的模式是否会从 MD3的基准输入时钟输入输出该模式?

目前、我们计划从外部 IC 向该器件输入 FSYNC 和 BCLK、并且不假定"处于控制器运行模式"。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Taku:

    新的命名约定"控制器"模式和"目标"模式分别表示以前的主模式和从模式。

    在表8-6中所述的控制器运行模式中,是否是从参考输入时钟输入到 MD3并将其输出从 TAC5142生成 BCLK 和 fsync 的模式?

    正确、 表8-6显示了可能的 FSYNC 和 BCLK 输出选项、具体取决于 MD1/MD2引脚的配置方式。

    Unknown 说:
    对于 TAC5142、我们认为内部 PLL 将自动通过 fsync 和 BCLK 的组合生成内部时钟、如"无需主机编程"中所述。 是否正确?

    是的。