尊敬的 TI:
我的硬件在 I2C 从模式下向 PCM5121生成以下信号:
* 32位左对齐、 312.5kHz 时的二进制补码 L/R 音频采样
312.5kHz 时的* LRCK
* BCK AT 20MHz (64*FS)
* 40 MHz 上的 SCK (128*FS)
我无法在此模式下获得有用的模拟输出、最初尝试关闭 PLL。 现在、我想(产品说明书确实非常糟糕-遗憾的是)内部检测器可能会与标准音频速率紧密相关、以至于自动配置(PLL off)可能无法在 FS = 312.5kHz 时发挥作用-因此、我现在尝试配置 PLL……
与此相关、我不清楚数据表中所需的时钟速率。 图62表明 DACCK 是128F (我的40MHz SCK 直接)、但数据表中的大多数示例似乎不会比 DACCK 的6.144MHz 周围更高;通过阅读数据表、我不清楚需要通过 PLL 设置来实现的目标。
您是否可以直接向我提供我需要实现的目标来帮助我、从而使它以这种速度运行? -或者给我指出一些文档,这些文档更详细地解释了与时钟/PLL 设置相关的所需条件?
感谢您发送编修。
莫腾
页 S:我很着急,这只是大型设计的一小部分,我从来没有想过这么小的细节会成为这样的障碍