This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TAS6424E-Q1:关于使用振荡器提供 MCLK 时钟

Guru**** 2422710 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1396242/tas6424e-q1-about-using-an-oscillator-to-supply-the-mclk-clock

器件型号:TAS6424E-Q1
主题中讨论的其他器件:TAS6424E

工具与软件:

大家好、团队成员:

我们正在努力在产品中同时实现 MCLK 波形质量和 EMC、在查看论坛上的答案时、我们发现可以使用与 SCLK 和 FSYNC 异步的方式。
使用缓冲器进行波形整形是我们要考虑的一项内容、但作为更可靠的方法、我们提出了一种在 IC 旁边为 MCLK 添加振荡器并仅控制使能的方法。
我们希望你能就这是否可行提出意见。

此致、
福本市

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     福本您好

     对于 TAS6424E 器件、MCLK 和 SCLK 之间的相位不是很重要。 只要我们能够确保时钟比率符合数据表规格即可。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Shadow San

    感谢您的答复!
    我想我们在这里讨论的是数据表的这个部分、但是 MCLK 需要多高的精度?

    数据表规格内的时钟比率

    当然、中心值将设置为目标值(128 ×FS、256 ×FS 或512 ×FS)、但如果由于变化或温度变化而与音频时钟(SCLK、FSYNC)不同、是否存在任何问题?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     福本您好

     时钟本身可能具有±10%的变化。 但我们非常保证时钟比率始终正确。 如果时钟比率变化大于±1、将可能触发时钟故障。

     这确实是使用两个振荡器的风险、客户可能需要根据振荡器的规格进行一些计算、该值将是最大变化值。

      

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Shadow San

    我相信有可能发生的问题是 ClockFault、但请告诉我是否有任何其他可能的症状。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     福本您好

     这种使用没有其他问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    阴影 SAN
    感谢您的答复。 我会考虑它。