This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3109-Q1:I2C CLK 在上电后被拉低

Guru**** 1828310 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1424226/tlv320aic3109-q1-i2c-clk-is-pulled-low-after-power-up

器件型号:TLV320AIC3109-Q1

工具与软件:

在测试过程中、我们发现如果 TLV320A 的电源被下拉然后 再次上拉、而 RST 始终保持高电平、则 SCLK 有时会保持低电平。 我的问题是  

问:这是否合理?

问:为什么 SCLK 在再次上电后为低电平?  

然后、有时 SCLK 在上电后保持低电平

有时、SCLK 会在上电后恢复

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我有几个疑问:

    1) I2C SCL 信号是否上拉至与器件 IOVDD 电源相同的电压源? 这样、当 IOVDD 被拉低至0V 时、SCL 是否也会被拉至0V?

    2)数据表建议在电源稳定前 RST 保持低电平:

     数据表中的绝对最大额定值还说明了数字引脚不要超过器件 IOVDD+0.3V。

    谢谢。此致、

    Lakshmi Narasimhan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    1.是的

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    如果按照(2)提供的数据表建议执行了操作、我们是否会看到同样的问题?