This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM4202:PCM4202DBR LRCK 和 BCK 时钟最大频率

Guru**** 1828310 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1430371/pcm4202-pcm4202dbr-lrck-and-bck-clocks-maximum-frequency

器件型号:PCM4202

工具与软件:

您好!

对于 ADC 器件 PCM4202DBR 配置为从模式、其中 PCM 位和左/右时钟(BCK 和 LRCK)配置为输入引脚。 参考数据表中的图6、LRCK 时钟的时间周期为5us (最小值)、BCK 时钟的时间周期为78ns (最小值)。

考虑到 BCK 的最小时钟周期为78ns、BCK 可考虑的最大输入频率为12.82MHz。 我们的理解是否正确?

2.考虑到 LRCK 的最小时钟周期为5us、LRCK 可以考虑的最大输入频率为200kHz。 我们的理解是否正确?

请确认

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您的最大输入频率计算是正确的。 使用 frequency = 1/周期。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Daveon:

    感谢您的响应。

    例如、在设计场景中、考虑到 BCK 工作频率13.5MHz、时间周期为74.074ns。

    LRCK 工作频率210kHz 时、时间周期为4.76us。

     这些频率是否会影响 ADC 功能?  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    BCLK 频率过快、应符合数据表规格以确保正常运行