大家好、
以下是客户提出的问题、可能需要您的帮助:
在电路板频率偏差的实验室测试中、在32.768kHz 晶体中发现了50Hz 工频干扰、如下图所示:


PCB 布局如下所示:

1) 1)这种情况是否是因为射频链路和晶体太靠近? 除了增加两者之间的距离之外、还有其他方法可以解决这个问题吗? 此问题对蓝牙通信有多大影响?
2) 2) CC2652RB 内部具有 BAW、但在蓝牙配置中、它无法除以 BAW、只有 RCOSC_LF 是时钟源。 是否可以切换到 BAW 除法?

谢谢。
此致、
樱桃
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
大家好、
以下是客户提出的问题、可能需要您的帮助:
在电路板频率偏差的实验室测试中、在32.768kHz 晶体中发现了50Hz 工频干扰、如下图所示:


PCB 布局如下所示:

1) 1)这种情况是否是因为射频链路和晶体太靠近? 除了增加两者之间的距离之外、还有其他方法可以解决这个问题吗? 此问题对蓝牙通信有多大影响?
2) 2) CC2652RB 内部具有 BAW、但在蓝牙配置中、它无法除以 BAW、只有 RCOSC_LF 是时钟源。 是否可以切换到 BAW 除法?

谢谢。
此致、
樱桃
樱桃
很难通过照片来评估设计的完成方式。 我们通常建议客户遵循数据表指南以及应用手册 SWRA640中的建议。
晶体具有寄生信号、这些信号在很大程度上取决于晶体本身。 我没有看到由无线电本身引起的50Hz 杂散、因此您的客户能否确保探测本身不会导致晶体上的过多负载? 这可能会改变其行为和特征。
如果没有可识别的特征、客户可能需要在 https://www.ti.com/tool/SIMPLELINK-2-4GHZ-DESIGN-REVIEWS 上提交设计审查请求
我会考虑任何其他方面、并在发现任何问题时进行报告。
此致、
拉斐尔