This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28375S:电源序列

Guru**** 2378650 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1494693/tms320f28375s-power-sequence

器件型号:TMS320F28375S

工具与软件:

您好!

 

我的客户对 F28375S 电源序列有一些问题。

 

1.

数据表显示、在斜升期间、在 P60上达到6.9.1.3 VDD 要求时、VDD 应保持在比 VDDIO 高不超过0.3V。

该设置是否不仅适用于上电、还适用于断电?

 

2.

还表明、在为器件供电之前、不能对任何数字引脚施加比 VDDIO 高0.3V 以上的电压、也不能施加

可以将比 VDDA 高0.3V 以上的电压施加到同一页面上6.9.1.1上的任何模拟引脚(包括 VREFHI)。

 

此操作是否适用于断电序列期间?

例如、如果在断电序列期间短时间内 VDDREFHI 的电压高于 VDDA 和 VDD、它是否会损坏器件?

 

此致、

Obata Satoshi

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    1.是的、也适用于掉电期间。 它可以防止闩锁并避免可能损坏器件的过大泄漏电流。

    2.断电序列的情况相同。  如果 VDDREFHI 的电压高于 VDDA、则 VDD 电流可能会反向流经保护二极管或内部模拟电路并损坏器件。