大家好!
如标题中所述、我希望同时从2个 SPI 从器件(ADC)读取数据。 我没有更深入地介绍、但通过组合 SPI 和 CLB (可配置逻辑块)外设、看起来是可能的。 在 SPI 中、我有 CLK、CS 和 MISO 引脚、我想添加第二个 MISO。 因此、接口引脚将类似于 CLK、CS、MISO1和 MISO2、并且是高速通信(48MHz)。
我的问题是、我的问题是否有任何示例或参考设计? 我很快将开始阅读参考手册、并分别深入了解 SPI 和 CLB 模块。 但是、如果有具体示例或我的问题的收件人、会简化我的开发流程、缩短开发时间并使其变得更加简单。
提前感谢。

