This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28388D:将 SPI 和 CLB (可配置逻辑块)相结合、可从两个从器件同时读取数据

Guru**** 2612405 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1062702/tms320f28388d-combine-spi-and-clb-configurable-logic-block-to-read-simultaneously-from-two-slaves

器件型号:TMS320F28388D

大家好!

如标题中所述、我希望同时从2个 SPI 从器件(ADC)读取数据。 我没有更深入地介绍、但通过组合 SPI 和 CLB (可配置逻辑块)外设、看起来是可能的。 在 SPI 中、我有 CLK、CS 和 MISO 引脚、我想添加第二个 MISO。 因此、接口引脚将类似于 CLK、CS、MISO1和 MISO2、并且是高速通信(48MHz)。

我的问题是、我的问题是否有任何示例或参考设计? 我很快将开始阅读参考手册、并分别深入了解 SPI 和 CLB 模块。 但是、如果有具体示例或我的问题的收件人、会简化我的开发流程、缩短开发时间并使其变得更加简单。

提前感谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我们没有这方面的例子。 您能否分享一些您计划如何执行此操作的方框图?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我用油漆刮擦了你的污物。 希望您现在更好地理解。 它是 FPGA 到 DSP 的迁移。 SPI CLK 为48MHz。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在 CLB 中、您计划在 serailizer 模式下使用计数器来读取数据?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、使用计数器似乎可以解决我的问题、但您是否有示例代码? 是否可以从 SPI_CLK 馈入计数器时钟?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我没有示例。 但是、如果您将工作放在一起、您会很高兴对其进行回顾。 SPI CLK 可在 CLB 模块中用作中的边界。

    您可以在串行器模式下将此输入用作计数器模块的使能信号。

    NIMA