This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F280037:VREG、内部1.2V LDO 稳压器。

Guru**** 2391415 points
Other Parts Discussed in Thread: LAUNCHXL-F280039C

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1135341/tms320f280037-the-vreg-internal-1-2v-ldo-voltage-regulator

器件型号:TMS320F280037
主题中讨论的其他器件:LAUNCHXL-F280039C

您好、查姆斯、

在数据表中、我们说并非所有器件封装都具有 VREGENZ 引脚输出。 对于没有 VREGENZ 的封装、 不支持外部 VREG 模式。 只需仔细检查、这是否意味着 PIN-80封装的内部 LDO 始终处于启用状态、客户不应向 VDD 引脚提供1.2V 外部电压?

图6-3. 外部 VREG 上电序列、我们显示了 VDDIO - VDD 延迟、最小延迟时间为0us。 这是否意味着在使用外部1.2V 稳压器时、我们不需要 VDDIO 和 VDD 之间的电压斜升延迟时间?

另一个问题是、当我们启用内部 LDO 稳压器时、我们是否应该将去耦电容器连接到每个 VDD 引脚? 请提供什么建议电容器值?

此致、

Luke  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Luke、

    正确、如果没有将 VREGENZ 作为引脚信号、则内部1.2V VREG 始终处于启用状态、客户不应提供1.2V 电压。  当使用内部 VREG 时、它们将需要观察我们在 DS 中列出的所有所需引脚电容。

    第2点也正确、加电序列不适用于内部 VREG 情况、因为 F28003x 器件将处理1.2V 电源轨。

    关于所需的电容、请参阅器件 DS 的第77页。  下面提到的最小 CVDD 为10uF。  客户还可以查看 LAUNCHXL-F280039C 的以下实现示例。

    可接受以下任一配置:  

    配置1:在 VDD 引脚上将 CVDD 总电压除以。  

    配置2:安装一个 CVDD 总值的单个去耦电容器。  

    请注意、将去耦电容器或电容器靠近器件引脚至关重要

    最棒的

    Matthew

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Matthew、

    我们显示了 VDDIO 的最小延迟时间-外部 VREG 的 VDD 延迟为0us。 当我们使用外部1.2V 稳压器时、这是否意味着我们不需要 VDDIO 和 VDD 之间的电压斜升延迟时间?

    此致、

    Luke

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Luke、

    这是正确的、它们可以一起斜升。

    最棒的

    Matthew