This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28388D:能否将 XCLKOUT 引脚用作其他 IC (例如 PHY)的时钟源?

Guru**** 2387830 points
Other Parts Discussed in Thread: CDCLVC1102
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1029705/tms320f28388d-can-i-use-the-xclkout-pin-as-a-clk-source-for-other-ics-e-g-phys

器件型号:TMS320F28388D
主题中讨论的其他器件:CDCLVC1102.

大家好、

在 TEC 中。 参考 手册 XCLKOUT-Signal 用于调试 TMS 的内部 CLK 信号。

我想知道是否可以使用该信号为其他器件提供 CLK 信号。

在我们的项目中、我们希望将该信号与 CLK 缓冲器(CDCLVC1102)配合使用、为两个以太网 PHY 生成25MHz-Clk。

XCLKOUT 信号不适合这个用例有什么原因吗?

此致、

Marcel Kummer。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Marcel:

    只要不超过25MHz、我就不会看到任何使用 CLK 缓冲器将 XCLKOUT 上的时钟馈送到以太网 PHY 的主要问题。

    由于来自其他 GPIO 的噪声可能耦合到 XCLKOUT 中、您可能会在此时钟上看到稍高的抖动。 我们尚未对该噪声进行表征、因为这不是典型的用例。

    此致、

    Nirav

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    马塞尔

    请务必了解依赖于 XCLKOUT 的器件的时钟精度和稳定性要求。 例如、以太网 PHY 通常需要+/-100ppm 或更高、而 XCLKOUT 没有精度或稳定性规格。

    Tommy