This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F280025:只需使用速度最快的 ADCCLK = 50MHz、性能便符合我们的规范

Guru**** 2585275 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/975372/tms320f280025-just-use-the-fastest-adcclk-50-mhz-and-the-performance-follows-our-spec

器件型号:TMS320F280025

尊敬的香榭丽舍

我向我们的客户提出这一问题。

根据 F28004x 的链接帖子、这也适用于 F28002x、对吧?

只要 ADCCLK 处于5至50MHz 之间、性能和功耗就几乎相同。

因此、用户只需设置 最快的 ADCCLK、即 ADCCTL2[预分频]= 2、SYSCLK = 100MHz 和 ADCCLK = 50MHz、性能符合我们的数据表规格。

我们的理解是否正确?

或者、您是否建议使用尽可能慢的 ADCCLK 以获得更好的 ADC 性能?

黄维恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Wayne、

    S+H 由 SYSCLK 计时、ADCCLK 在转换发生前进行门控、因此降低 ADCCLK 不会显著 降低功耗。

    我们没有任何数据表明任何低于50MHz 的 ADCCLK 上的性能会提高、因此我们建议使用接近50MHz 的器件、而不会越大越大越好(但任何时钟5MHz 至50MHz 都将提供额定性能)。