This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F28377S:CLA 和 CPU 之间的中断优先级

Guru**** 2482105 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/607087/tms320f28377s-interrupt-priorities-between-cla-and-cpu

器件型号:TMS320F28377S

当 CLA 被设置为 EPWM1INT 中断触发要执行的特定 CLA 任务时、到 CLA 的 EPWM1INT 是否有可能被 CPU1处理的更高优先级中断延迟、从而延迟任务的执行?

我在我的应用程序中看不到这种情况、但我刚刚想到、如果情况确实如此、这将是一个问题。 如果您知道技术参考手册中的某处内容已经解决了这一问题、请告诉我...  谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Tom、

    CPU 和 CLA 中的中断处理是互斥的、因此 CPU 上的高优先级中断不应影响 CLA 上任务的执行。

    此致、
    Vivek Singh