This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS320F2800157-Q1:VDDIO 压摆率澄清

Guru**** 2540720 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1293929/tms320f2800157-q1-vddio-slew-rate-clarification

器件型号:TMS320F2800157-Q1

Champs,

数据表要求电源斜升速率介于20-100mV/us 之间。 同时、表 6.13.1.5.2电源管理模块特性的脚注(5)指出:"可能会有一些压降
在 VDDIO 电源轨上,当 VREG 打开时,可能导致 VREG 逐步斜升"。

如何解释这两者?  阶跃中的斜坡听起来会违反斜坡速率要求。

谢谢!

迈克尔

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    由于紧迫性、已通过电子邮件关闭此主题、正在关闭 E2E 主题。

    总结:该问题可能是由于 LDO 的电流限制反复点击、导致电源不单调递增引起的。